基于FPGA的嵌入式以太网与Matlab通信系统的设计
基于FPGA的嵌入式以太网与Matlab通信系统的设计
Altera公司今天宣布推出可编程逻辑业界的顶级软件Quartus® II开发软件10.0版,为其CPLD、FPGA以及HardCopy® ASIC设计提供最高的性能和生产效率。Quartus II软件10.0版可以为高密度设计提供比主要竞争对手快2
Quartus® II开发软件10.0版(Altera)
FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一种协调和平衡艺术,在进行低功耗器件的设计时,人们必须仔细权衡性能、易用性、成本、密
本文设计的基于Xilinx FPGA的千兆位以太网及E1信号的光纤传输系统采用Xilinx XC5VLX30T芯片,通过以太网测试仪和数据误码仪对本系统分别进行性能测试,测试结果满足设计要求,系统工作稳定。从而实现了千兆位以太网信号和E1信号的接入功能,为用户搭建了一个大容量、多业务的传输平台。
摘要:卷积码及其Viterbi译码是现代通信系统中常用的一种信道编码方法。文中介绍了Viterbi译码算法的原理,分析了Viterbi译码器的结构,然后用Verilog语言设计了一种基于Altera公司的EP3C120F780C8芯片的(2,l,7)Vi
针对低密度奇偶校验码(简称LDPC码)的直接编码运算量较大、复杂度高,根据RicIlarclson和Urbanke(RU)建议的编码方案,介绍一种适于在FPGA上实现,利用有效校验矩阵来降低编码复杂度的LDPC编码方案,给出了编码器设计实现的原理和编码器的结构和基本组成。在QuartusⅡ7.2软件平台上采用基于FPGA的VHDL语言实现了有效的编码过程。结果表明:此方案在保证高效可靠传输的同时降低了实现的复杂度。这种编码方案可灵活应用于不同的校验矩阵H,码长和码率的系统中。
爱特公司(Actel Corporation)发布适用于其新近推出的SmartFusion™智能混合信号 FPGA的功率管理解决方案。Actel混合信号功率管理工具(Mixed Signal Power Manager, MPM)解决方案包括带有图形配置器以输入功率管
摘要:随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原
根据织布机告警系统的需求,提出一种开关设计思想,阐述开关设计过程中遇到的问题以及解决方法。首先在FPGA中设计一个开关控制信号,利用这个信号结合双口RAM中的编码数据识别两个拨动开关状态,从而达到控制多路视频通道的目的,使本告警系统更方便的应用于实际工业中。介绍整个控制系统的工作原理,给出硬件结构图和软件设计过程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具对控制信号进行实时采样分析,最后在织布机告警系统中成功实现视频通道控制功能。
为了解决CPU处理速度快,而液晶显示模块处理速度慢的矛盾,提高系统的运行的速度。利用FPGA以及异步FIFO的IP核实现液晶显示接口,在CPU和液晶模块之间建立一个FIFO缓冲区。同时根据液晶模块控制的流程设计了一个有限状态机,对液晶的数据命令信号进行控制,满足液晶模块读写的时序,实现了液晶模块控制命令以及显示数据的正确写入。测试结果表明,整个接口设计实现方式简单,可靠。
FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一种协调和平衡艺术,在进行低功耗器件的设计时,人们必须仔细权衡性能、易用性、成本、密
FPGA低功耗设计须权衡多项指标
电视台的演播室需要在不替换庞大的以同轴电缆构建的基础架构的情况下,将模拟音频和视频转换为数字音频和视频,这样就逐渐形成了传输非压缩标清视频的串行数字接口(SDI)协议。如今,出于重新利用同轴电缆的同样目的
使用Xilinx FPGA适应不断变化的广播视频潮流
摘要:针对机载电子全姿态指引仪显示图形信息的特征及其变化特点,在系统初始化时将图形内容分为背景层、填充层和动态字符层三层,运算过程中只改变根据参数变化的填充层和字符层;将图形运算过程分为图形轮廓生成和
基于DSP与FPGA的全姿态指引仪图形显示系统设计
根据织布机告警系统的需求,提出一种开关设计思想,阐述开关设计过程中遇到的问题以及解决方法。首先在FPGA中设计一个开关控制信号,利用这个信号结合双口RAM中的编码数据识别两个拨动开关状态,从而达到控制多路视频通道的目的,使本告警系统更方便的应用于实际工业中。介绍整个控制系统的工作原理,给出硬件结构图和软件设计过程,然后利用QuartusⅡ中的SignalTapⅡLogic Analyzer工具对控制信号进行实时采样分析,最后在织布机告警系统中成功实现视频通道控制功能。
为了解决CPU处理速度快,而液晶显示模块处理速度慢的矛盾,提高系统的运行的速度。利用FPGA以及异步FIFO的IP核实现液晶显示接口,在CPU和液晶模块之间建立一个FIFO缓冲区。同时根据液晶模块控制的流程设计了一个有限状态机,对液晶的数据命令信号进行控制,满足液晶模块读写的时序,实现了液晶模块控制命令以及显示数据的正确写入。测试结果表明,整个接口设计实现方式简单,可靠。