网络正在成为当今社会通信的骨干力量,现代化的设备迫切需要解决如何简捷高速的接入问题,描述了基于FPGA的嵌入式技术。利用Altera公司的千兆以太网IP核,简要介绍使用Altera的QuartusII和niosII IDE工具的设计流程设计千兆以太网控制器的方案。
1 前言 近年来,随着半导体工艺技术和设计方法的迅速发展,系统级芯片SOC的设计得以高速发展,这已成为业界热点。但是,由于SOC产品设计具有开发周期相对较长、高成本和高风险等特点,对市场的变化非常敏感,这使
Altera公司宣布,开始提供业界密度最高的收发器FPGA芯片。作为Altera® Stratix® IV GX FPGA系列中发售的第二个型号器件,EP4SGX530比市场上最大的收发器FPGA大60%。该器件提供530K逻辑单元(LE),48个工作速
基于Altera FPGA的千兆以太网实现方案
1 前言 高速以太网可以满足新的容量需求,解决了低带宽接入、高带宽传输的瓶颈问题,扩大了应用范围,并与以前的所有以太网兼容。全双工的以太网协议并无传输距离的限制,只是在实际应用中,物理层技术限制了最
改革开放30年来,中国的电子产业发生了很大的变化。目前在金融危机的大背景下,人才的招聘和选择尤其重要,但很多电子工程师很多抱怨工资低,待遇差,很多企业又抱怨招不到合适的人员,我想就这个问题谈一下自己的看
用于AT91CAP9H的200万门开发工具包(Atmel)
基于FPGA的HDB3编解码器设计
招人杂谈
招人杂谈
摘要:本文采用FPGA器件EP1C6T144C8芯片代替单片机控制A/D转换芯片ADC0809进行采样控制,整个设计用VHDL语言描述,在QuartusⅡ平台下进行软件编程实现正确的A/D转换的工作时序控制过程,并将采样数据从二进制转化成B
以89C51单片机和FPGA构成的最小系统为核心,实现了一定频带范围内对一个未知四端网络的幅频特性和相频特性的测量。该系统由扫频信号发生器,幅度测量模块,相位测量模块,示波器显示模块等构成。用数字频率合成技术设计扫频信号发生器。用户通过按键测量特定频率的频率特性。扫频测量时,可以选择扫频输出信号的下限和上限以及步进值。示波器显示出幅频和相频的曲线,界面友好。
信息时代的到来使人们需要共享越来越多的信息。随着信息及其需求的爆炸性增长,信息的选择及传输速率成为一个重要问题。有线电视网络有其固有的高带宽特性,适合大容量的数据传输和实时性要求,使宽带数字接入成为可能。
介绍基于89S51单片机和FPGA的频率特性测试仪的设计。该系统设计利用DDS原理由FPGA经D/A转换产生扫频信号,再经待测网络实现峰值检测和相位检测,从而完成了待测网络幅频和相频特性曲线的测量和显示。经过调试,示波器显示待测网络频率范围100 Hz~100 kHz的幅频和相频特性曲线,该系统工作稳定,操作方便。