• 附加传输零点的层叠式LTCC带通滤波器设计

    利用Ansoft Designer和Ansoft Hfss软件,协同设计带有两个传输零点的LTCC层叠式带通滤波器。滤波器采用集总电容C和集总电感L实现,其尺寸20 mm×8 mm×1.2 mm。通过在各谐振单元之间引入耦合,滤波器在阻带低端和高端共产生两个传输零点,从而有效提高了滤波器带外衰减特性。实际测试表明滤波器通频带内插损小于2 dB,回波损耗大于20 dB,测试结果与仿真结果有很好的吻合。

  • H.264解码器中CAVLC码表查找算法的分析与优化

    针对H.264解码器的参考模型JM对CAVLC算法的查表部分进行分析,并提出了改进的算法。其中提出了三种改进的算法,分别为分组子表法、二叉树法和二叉树子表混合法。通过上述三种方法的优化,使查表过程中可以避免对这个码表进行查找,节省了查表时间,提高了查表速度。

  • 基于PSO的FIR数字滤波器设计

    有限冲激响应(FIR)数字滤波器的设计实质是一个多参数优化的问题,而传统的一些优化设计方法,如遗传算法、神经网络法等,存在算法复杂,收敛速度慢,效果不明显等缺点。提出一种改进粒子群优化算法(IMPSO)的FIR数字滤波器设计。该方法首先根据粒子聚合度情况引入变异思想,克服PSO算法容易早熟的毛病,对算法进行改进,然后利用改进的IMPSO搜索滤波器参数的最优解,对FIR滤波器进行优化设计。实例设计FIR数字低通、带通滤波器,仿真结果表明,该方法具有算法简单,收敛速度快,鲁棒性好等优点。

  • 拉普拉斯算子的FPGA实现方法

    为了能快速实现Laplacian算子高频增强功能,通过理论研究设计出该算子实现的硬件结构。提出一种调用仿真软件中宏功能块快速实现算法的硬件实现模式。详细介绍使用QuattusⅡ中Megafunctions宏功能模块库实现3×3模板Laplacian算子的过程。通过实验结果表明,用该方法实现的算子能够取得良好的滤波效果,且设计方便、有效,为相似功能模块的设计提供了新思路。

  • 基于DSP Builder的Chirp信号源设计

    设计分析了Chirp函数在时域和频域内的一般特点和解析公式。提出首先在Altera DSP开发工具DSP Builder中实现直接数字合成器(DDS)模块,根据Chirp函数特定的输入/输出(线性和非线性)关系,计算出当前输入字与输出频率的对应关系;然后设计控制字子模块产生DDS模块的频率控制字,驱动DDS产生不同的输出频率,通过在Matlab的Simu-link环境下的仿真验证,得出不同时刻输出的频谱图,验证了该设计能很好地实现Chirp信号源。

  • 基于DDS技术的杂散分析及抑制方法

    频率合成技术起源于二十世纪30年代,当时所采用的频率合成方法是直接频率合成。它是利用混频、倍频、分频的方法由参考源频率经过加、减、乘、除运算,直接组合出所需要的的频率。它的优点是捷变速度快,相位噪

  • RTEMS管理机制与USB驱动程序设计

    介绍RTEMS实时操作系统和USB协议,分析RTEMS系统的设备管理机制,详细描述RTEMS操作系统下的USB设备驱动程序的设计与实现。该设计根据USB的特点,通过合理的层次划分,将驱动程序分为硬件抽象层和设备类驱动层,在硬件抽象层完成对USB设备控制器的操作,在设备类驱动层实现对各类USB设备命令的处理,保证了驱动程序易于移植和扩展。按照RTEMS的设备管理机制,为在RTEMS上运行的任务提供了标准I/0系统调用。

  • Cache结构的低功耗可重构技术研究

    在分析Cache性能的基础上介绍了当前低功耗Cache的设计方法,提出了一种可重构Cache模型和动态可重构算法。Cache模型能够在程序运行过程中改变相联度和大小,动态可重构算法能够在运行时针对不同的应用程序对可重构Cache进行配置。通过对Cache的动态配置,不仅可以提高Cache命中率,还能够有效降低处理器的功耗。

  • 基于SOA的网卡银行客户评估系统研究与实现

    针对当前网上银行个人客户分布中存在着明显的“二八”效应,提出基于Ajax的网上银行客户评估系统,从交互性、性能等角度探讨SOA和Ajax技术,并结合SOA和Ajax实现集数据采集、模型建立、模型评估与高端客户预测的网上银行客户评估系统。该系统基于B/S结构,解决了网上银行个人客户分布存在的“二八”效应,提高了Web系统数据响应时间和数据传输效率,实现了跨平台操作,并减轻了服务器端的负担,且通过实践验证了系统的有效性。

  • 基于数据挖掘的入侵检测系统的改进与实现

    针对已有Apriori算法存在的问题,设计新的基于引用作用度的Apriori_lift算法,从而提高关联规则的挖掘性能。通过实验仿真,结果表明Apriori_lift算法在挖掘结果方面明显优于Aprio ri算法。应用Apriori_lift算法对现有的基于数据挖掘的入侵检测系统进行改进。改进后的系统在挖掘网络数据包方面可以有效地发现数据包中各属性之间的相关性,利用这一特点并结合协议分析、入侵分析等技术,可以通过挖掘结果中的规则去准确而高效地锁定攻击者,从提高了系统检测性能。

  • 基于DSP无线抄表系统设计

    为实现短距离无线抄表,以DSP2812为控制核心,采用先进的电能采集芯片CS5460A,对电压、电流、功率等进行测量和计算。同时采用无线收发模块nRF2401A对数据进行无线收发,在微处理器的控制下对数据进行处理后向上级系统发送,实现了采集终端和控制终端之间的短距离无线通信。采用DS1302作为系统时钟芯片,为系统采集电能提供了准确的时间信息。

  • Sobel边缘检测的FPGA实现

    为了采用FPGA来实时实现Sobel边缘检测,设计者往往自己编写代码。在此介绍基于QuartusⅡ提供的参数可设置宏功能模块,实现Sobel边缘检测的新方案。该方案获得了比用户编写的代码更优的综合和实现结果,节省了宝贵的设计时间,并且获得了很好的边缘检测效果。

  • 优化无线基站中功率放大器的性能与效率

    随着需要在有限的无线频谱上承载日益增加的数据流量,无论是用户还是数字内容的快速增长都为无线基础局端承受着巨大的压力。满足上述需求将产生高能耗,进而导致基站系统的购置成本及其运行费用攀升。将无线信号从

  • 时间触发模式下的ProtothreadS设计应用

    Protothrcads是一种无需堆栈的极轻量级线程。本文旨在讨论Protothrcads在时间触发模式系统中所能发挥的优势。以一个具体例子为依据,详细介绍了如何使用经过改进之后的Protothrcads构建一个多任务调度器,并使之顺利应用于时间触发模式的系统中。

  • 基于FPGA的DDS信号发生器设计

    介绍基于DDS的信号发生器工作原理和设计过程,并对关键模块及外围电路进行了仿真和误差分析。经功能验证和分析测试,达到了预定的各项技术指标。旨在建立一种以FPGA为核心,功能可裁剪、波形任意调整的高性能信号发生器设计方法。采用该设计法将有效地降低开发成本,提高设计效率,并具有一定的工程指导意义和实用价值。

发布文章