引言 随着超大规模集成电路的制造工艺的进步,在单一芯片上动态随机存储器实现了更高密度的比特位,使得计算机系统在计算速度迅猛发展的同时,内存容量极大的扩大。伴随着集成度的提高,存储器单
用数字万用表测试电容好坏的步骤如下:1、判断极性,先把万用表调到100或1K欧姆档,假定一极为正极,让黑表笔与它连接,红表笔与另一极连接,记下阻值,然后把电容放电,即让两极接触,然后换表笔测电阻
随着集成电路技术的发展,FPGA和DSP以及ARM以其体积小、速度快、功耗低、设计灵活、利于系统集成、扩展升级等优点,被广泛地应用于高速数字信号传输及数据处理,以DSP+FPGA+ARM的架构组成满足实时性要求的高速数字处
随着客户对电能质量要求的逐步提高,传统的电力网络难以满足发展要求。为此,提出发展“全覆盖、全采集、全预付费”智能电网的设想,以实现传统电网的升级。电力用户用电信息采集系统——智能电网管
一、 断电检测(用二极管档)1、 检测控制器电源输入正负极早否短路2、 检测控制器绕组线参数:A、 用黑表笔接电源正极,用红表笔分别接触黄、绿、兰三根绕阻线,参数在400-700之间B、 重复2的步骤3、
摘 要:从前馈技术的基本原理出发,针对多载波系统对放大器提出较高的交调抑制要求,利用MWO微波仿真软件按照器件参数进行了初步的前馈仿真设计,并分析了应用中误差放大对消不理想的主要原因,对主、辅放大器可能存
前言 图像采集与存储功能构成的嵌入式监控系统是安全防范技术体系中不可缺少的重要组成部分,随着微电子技术和软件技术的发展,嵌入式技术也有了长足的进步。因此,基于嵌入式技术的图像数据采集
用万用表电阻挡即可判断变频器整流桥的损坏,对并联的整流桥要松开连接件,找到坏的那一个。损坏原因分析: (1)器件本身质量不好; (2)后级电路、逆变功率开关器件损坏,导致整流桥流过短路电
Cadence设计系统公司推出了一款创新的、可扩展的协同设计解决方案,用于印制电路板(PCB)系统的FPGA设计。Cadence OrCAD和 Allegro FPGA System Planner系统可缩减当今复杂的FPGAs协同设计的时间——那些具有大量引
μC/OS-II操作系统是一种抢占式多任务、单内存空间、微小内核的嵌入式操作系统,具有高效紧凑的特点。它执行效率高,占用空间小,可移植性强,实时性能良好且可扩展性强。采用μC/OS-II实时操作系统
1.电机对地短路,测试方法用摇表一端接地,一端接马达端子,摇测下来绝缘为零。2.电机匝间开路.测试方法将摇表两端接马达两个端子,摇测下来绝缘大于零.3.电机匝间短路,用电桥测试。万用表测量:1.相间电阻均
1 概 述 WM873l是一款功能强大的低功耗立体声24位音频编解码芯片,其高性能耳机驱动器、低功耗设计、可控采样频率、可选择的滤波器使得WM8731芯片广泛使用于便携式MP3,CD,PDA的场合。其结构框图如图1所示。 WM87
引言 目前市场上大部分的图像采集与处理系统是基于DSP芯片的,这种图像采集与处理系统成本高、功耗高、体积约束等特点并不适用于一些简单的应用。随着USB 摄像头的普及和基于ARM 的嵌入式芯片的
普通三相鼠笼电动机有两个转速:其一是同步转速N1,所谓同步转速是电动机旋转磁场 的转速,这个转速与电动机的磁极对数有着严格的关系,即 其中n1——同步转速,转/分; J——电流的频率,
作者:刘洪涛,华清远见嵌入式培训中心高级讲师,ARM ATC授权培训讲师。 __asm__ __volatile__内嵌汇编用法简述 在阅读C/C++原码时经常会遇到内联汇编的情况,下面简要介绍下__asm__ __volatile__内嵌汇编用法。因为