当前位置:首页 > 模拟 > 模拟技术
[导读]锁存允许端(LE)的作用。当LE为高电平时,输出端(Q0至Q7)随输入数据端(D0至D7)的变化而变化。当LE为低电平时,输出端被锁存在已建立的数据电平,即使输入数据端发生变化,输出端的电平也不会改变。

74LS373锁存器的工作原理主要基于以下几点:

数据信号有效滞后于时钟信号有效。这意味着时钟信号先到达,数据信号后到达。123

锁存允许端(LE)的作用。当LE为高电平时,输出端(Q0至Q7)随输入数据端(D0至D7)的变化而变化。当LE为低电平时,输出端被锁存在已建立的数据电平,即使输入数据端发生变化,输出端的电平也不会改变。12345

三态允许控制端(OE)的作用。当OE为低电平时,输出端为正常逻辑状态,可以用来驱动负载或总线。当OE为高电平时,输出端呈高阻态,不驱动总线,也不为总线的负载,但锁存器内部的逻辑操作不受影响。1234

此外,锁存器的工作还涉及时钟信号(CLOCK)和存储使能端(LE),这些控制信号共同影响锁存器的功能。例如,LE端的施密特触发器输入滞后作用可以增强抗干扰能力,改善交流和直流噪声的性能。

IC 74LS373 是一款透明锁存器,由 20 个锁存器和 0 个状态输出组成,适用于总线组织系统应用。它是一款 7 引脚 IC,由 0条输入数据线 (D7-D74) 和 373 条输出线 (O《》-O《》) 组成。OE 引脚用于输出使能,LE引脚用于锁存使能。其余两个引脚为VCC用于电源,GND用于接地。让我们来看看锁存器 IC 《》LS《》 的工作原理。

锁存器 IC 74LS373 的工作原理 :

IC 74LS373 包括 《》 个 D 触发器,通过这些触发器将输入提供给 IC 的每个引脚。当锁存使能 (LE)处于高电平状态时,触发器数据会异步更改。众所周知,触发器的操作是,在当前状态下D引脚的任何输入都将在下一个时钟周期中作为输出给出。但是,当锁存使能引脚被拉低时,数据将被锁存,以便数据立即显示,提供锁存操作。

输出使能引脚在该74LS373IC的工作中也起着重要作用。当(OE)引脚为低电平时,输入数据将出现在输出中。但是当OE为高电平时,输出将处于高阻抗状态。该IC的最大电压为5V,广泛用于各种电子设备。

锁存器(Latch)是一种对脉冲电平敏感的存储单元电路,它们可以在特定输入脉冲电平作用下改变状态。锁存,就是把信号暂存以维持某种电平状态。锁存器的最主要作用是缓存,其次完成高速的控制器与慢速的外设的不同步问题,再其次是解决驱动的问题,最后是解决一个 I/O 口既能输出也能输入的问题。锁存器是利用电平控制数据的输入,它包括不带使能控制的锁存器和带使能控制的锁存器。

锁存器,Latch,是数字电路中的一种具有记忆功能的逻辑元件。锁存,就是把信号暂存以维持某种电平状态,在数字电路中则可以记录二进制数字信号“0”和“1”。只有在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号。通常只有0和1两个值。

74LS373是一种集成电路芯片,属于低功耗SchottkyTTL(Transistor-Transistor Logic)系列。它包含8个透明的D型锁存器,每个锁存器都带有输出极,可以在时钟脉冲的边缘触发。该器件主要用于数字系统中数据的暂存、分拣和选择。

2.74LS373的工作原理

74LS373的工作可以分为两个部分:数据输入和控制信号处理。当Latch Enable输入信号为高电平时,锁存器开始工作,将输入的数据存储到相应的锁存器中。当Output Enable输入信号为低电平时,锁存器中存储的数据可以输出到Q0~Q7引脚。同时,若OEn输入为低电平,则输出无效。

3.74LS373逻辑电路真值表

以下是74LS373锁存器的逻辑电路真值表:

X表示逻辑电平不确定,H表示高电平,L表示低电平。

8位锁存器74LS373的逻辑图如图所示。其中使能端G加入CP信号,D为数据信号。输出控制信号为0时,锁存器的数据通过三态门进行输出。

锁存器的原理分析

锁存器就是把单片机的输出的数先存起来,可以让单片机继续做其它事.. 比如74HC373就是一种锁存器 它的LE为高的时候,数据就可以通过它.当为低时,它的输出端就会被锁定,即为刚才通过的数据,这样,就可以保持这个状态.

74HC373是CMOS电路 74LS373是TTL电路 都是8D锁存器

钟控 RS 触发器的 S 输入端,通过非门连接到 R 输入端,组成单输入触发器,通常把这个电路叫做 D 锁存器。如下图示。

当CP = 1 时,输出端的状态随输入端的状态而改变。Q n+1 = D , 存入新的数据;当CP = 0 时,无论 D 如何变化,输出端的状态保持不变。Q n+1 = Q n,存入的数据不变。为了触发器可靠的工作,要求 D 输入信号先于CP = 1 的信号,称为建立时间 t set。

八路抢答器论文含原理图电路图

本八路抢答器设计使用方法非常简单,从上述工作原理可知,抢答前只需先将开关K置于2,然后再置于1,即可进行抢答 . 顺便提一下,由于当按钮开关AN0先按下时,数码管显示0,这与我们平时的编号习惯有点不同。本八路抢答器论文中关于原理的分析内容均为http://www.51hei.com单片机教程网,工作人员得出如有错误请指正。本设计元件选择:锁存器选用74ls373 八路锁存器,编码器用 74ls148 三线编码器,数码显示驱动器用bcd码七段译码器74ls247与共阳极七段数码管搭配,控制电路由八输入与非门 74ls30和一个或门、一个非门构成,或门用74ls32二输入四或门,非门 74ls04六反相器。

八路抢答器原理图如下图所示,看起来其实也很简单的。锁存器输入信号均为同一电平时,控制电路输出控制信号使锁存器进入工作状态,这时锁存器输入端的电平送往相应的输出端,当有一输入端电平发生跳变时,其对应输出端电平也随着变,此变化的输出电平送入控制电路,控制电路产生使锁存器锁存的控制信号,锁存器我们知道只要给他控制端一个电平他就进入锁存工作状态,不管任何一个输入端电平发生了变化,各输出端电平都会保持不变,与其它输出端电平不一样的那个输出端的电平经编码器编码后送入数码显示译码器,控制驱动器驱动七段数码管进行数字的显示。

八路抢答器原理图]

八路抢答器电路工作原理:输入锁存当八路锁存器74ls373的 s 端为高电平时,锁存器输入端 (1D-8D)的电平能直接送到相应的输出端1Q-8q当S端由高电平变到低电平时,锁存器锁存,即输入端电平不能送到输出端,各输出端保持锁存前的电平.先将开关 K 置于2,此时 74LS373 的S端为高电平,其各输入端的高电平直接送到各相应的输出端, 从而使八输入端与非门74LS373 的八个输入端均为高电平,导致其输出为低电平,经非门1后变成高电平,再由或门送到 74LS373 的S 控制端,然后将开关K 置于1,这时由于或门的另一输入仍为高电平,故S控制端仍保持高电平,当八个按钮开关AN0-NA7 中有一个先按下时,其对应的 D 端变为低电平,此低电平经锁存器送到相应的Q 输出端,这时74LS的八个输入端中因有一个端变低电平,所以它的输出端变为高电平,经非门1和或门后,使s控制端由高电平变成低电平,74LS373 执行锁存功能,如果这时 还有按钮按下,锁存器对应的输出端电平也不会变.

声明:该篇文章为本站原创,未经授权不予转载,侵权必究。
换一批
延伸阅读

在现代电子技术领域,集成电路(IC)扮演着至关重要的角色。其中,74LS373是一款常用的三态八位锁存器,广泛应用于数字电路系统中。本文将详细介绍74LS373的功能特点、使用方法以及在实际应用中的典型场景,帮助读者更好...

关键字: 集成电路 74LS373 锁存器

74LS175是一款4D触发器集成电路,它包含6个D触发器,这些触发器可以组合起来形成寄存器或抢答器等多种功能部件。

关键字: 74ls175 触发器 寄存器

对电路的复位往往是指对触发器的复位,也就是说电路的复位中的这个“电路”,往往是指触发器,这是需要注意的。

关键字: 复位电路 触发器 电路仿真

触发器是数字逻辑电路中的基本元件,用于存储二进制状态。RS触发器是最早的触发器类型之一,由两个与门和一个或门构成。基本RS触发器具有置位、复位和保持功能,其特性方程是描述触发器输入与输出之间逻辑关系的数学表达式。

关键字: 触发器 数字逻辑电路 二进制

当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。一般规定触发器Q端的状态作为触发器的状态。

关键字: 与非门 rs触发器 触发器

2023年10月9日,上海 —— 纳芯微宣布推出基于隧道磁阻 (TMR) 的超低功耗磁开关/锁存器NSM105x系列,为数字位置检测提供高精度的解决方案,可被广泛应用于工业与消费领域的位置检测。

关键字: 锁存器 TMR开关

本文中,小编将对触发器予以介绍,如果你想对触发器的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。

关键字: 触发器 SR触发器 D触发器

在这篇文章中,小编将为大家带来施密特触发器的相关报道。如果你对本文即将要讲解的内容存在一定兴趣,不妨继续往下阅读哦。

关键字: 施密特 触发器

移位寄存器是一种基本的数字电路组件,常用于在计算机系统中进行数据的移位操作。它是由一串连续的触发器(一种存储设备)构成的,能够按照一定的规律将输入数据进行平移或循环移位。在本文中,我们将介绍移位寄存器的工作原理以及它在实...

关键字: 移位寄存器 计算机 触发器
关闭