当前位置:首页 > > FPGA开源工作室


一阶 sigma-delta 调制器类似于 PWM,但如果需要对其进行滤波,则具有更好的频率响应,因为它具有更高的频率输出内容。

创建一阶 sigma-delta 调制器的最简单方法是使用硬件累加器……每次累加器溢出时,输出“1”。否则输出’0’。这在 FPGA 中很容易完成。


module PWM3( clk,  rst_n, PWM_in,  PWM_out);input clk;input rst_n;input [3:0] PWM_in;output PWM_out;  reg [4:0] PWM_accumulator;always @(posedge clk or negedge rst_n)  if(!rst_n) PWM_accumulator <=0; else PWM_accumulator <= PWM_accumulator[3:0] + PWM_in;  assign PWM_out = PWM_accumulator[4];endmodule 

输入值越高,累加器溢出越快(“ PWM _ 累加器[4]”) ,输出“1”的频率越高。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
关闭