摘要:基于印刷行业张力控制原理,分析了张力控制系统组成,并介绍了以STM32为主控芯片及外围电路开发而成的闭环张力控制系统,该系统不仅控制精度高,响应速度快,而且操作简单,有合理的PID控制功能,适用于多种印
摘要:研究的是基于FPGA的电机测速系统设计。该设计以有源晶振来产生时基信号,利用欧姆龙光电编码器E682-CWZ6C360P/R将转速信号转变为频率信号,采用数码管动态显示来显示测量所得的数值。FPGA模块的编写是基于Alt
摘要:基于当前落后的辣椒烘干处理方法,本文利用AT89S52单片机和温度传感器(DS18B20)技术,设计了一种能自动显示、检测、控制报警一体化智能温控系统,通过仿真调试,可以根据需要自行设置温度范围。 关键词:自动
摘要:基于改善公交调度手段、提高公交运营效率,提高公交吸引力和分担率目的,采用了基于物联网的智能公交系统设计方法。基于物联网的智能公交系统具有车辆监控调度、车载终端、电子站牌和通信网络等功能模块。系统
21ic讯 本文是系列文章(共2部分)的第2部分。第1部分(见参考1)为你解释了一些典型专业术语和接地层,并介绍了分区方法。第2部分将讨论分割接地层的利弊。另外,文章还将解释多转换器和多板系统接地。如果分割接地层并
摘要:目前在大型同步机组的启动中普遍采用静止启动变频器(SFC)控制方式。针对SFC的控制要求,进行启动变频器控制系统设计。控制系统采用底板总线设计思路和双CPU控制模式,不但满足SFC的快速控制要求,而且易于扩展
摘要:分析了单相两级式光伏并网逆变器的控制策略;在传统双PI控制基础上加入电网电压前馈及母线纹波补偿以降低并网电流谐波含量;分析了电压外环采用比例谐振(PR)调节器的控制方法具有良好的动态调节性能。与传统前
实例的内容及目标1.实例的主要内容本节通过Verilog HDL语言编写一个具有“百分秒、秒、分”计时功能的数字跑表,可以实现一个小时以内精确至百分之一秒的计时。数字跑表的显示可以通过编写数码管显示程序来
在Verilog HDL语言中,时序逻辑电路使用always语句块来实现。例如,实现一个带有异步复位信号的D触发器如下。例1:带异步复位的D触发器1。wire Din;wire clock,rst;reg Dout;always @ (posedge clock or negedge rs
Verilog HDL的历史和进展 1.什么是Verilog HDLVerilog HDL是硬件描述语言的一种,用于数字电子系统设计。它允许设计者用它来进行各种级别的逻辑设计,可以用它进行数字逻辑系统的仿真验证、时序分析、逻辑综合。它是
非阻塞赋值和阻塞赋值在Verilog HDL语言中,信号有两种赋值方式:非阻塞(Non_Blocking)赋值方式和阻塞(Blocking)赋值方式。(1)非阻塞赋值方式。典型语句:b <= a;① 块结束后才完成赋值操作。② b的值并不是立刻就改
常用数据类型Verilog HDL中总共有19种数据类型,数据类型是用来表示数字电路硬件中的数据储存和传送元素的。在本书中,我们先只介绍4个最基本的数据类型,它们分别是:reg型,wire型,integer型和parameter型。其他
1.某单片机系统的P2口接一数模转换器DAC0832输出模拟量,现在要求从DAC0832输出连续的三角波,实现的方法是从P2口连续输出按照三角波变化的数值,从0开始逐渐增大,到某一最大值后逐渐减小,直到0,然后再从0逐渐增大
摘要:降低功率器件开关频率是减少大功率变换装置损耗的主要途径,但这样会造成脉宽调制(PWM)环节输出谐波增加、电流畸变率增大,影响系统控制性能。针对目前各类优化的PWM策略在低开关频率时存在的诸多问题,提出了
摘要:采用LCL滤波器的三相电压源型脉宽调制(PWM)整流器广泛应用于中高功率场合,且可双向运行。基于坐标变换的直接电流控制方法具有控制精度高、调节速度快等优点,广泛应用于三相PWM整流器的控制。直接电流控制中的