当前位置:首页 > 模拟 > 模拟
[导读]引言可编程衰减器位于基站和终端之间,通过对射频信号的衰减控制,实现对无线信号的模拟,从而实现对测试场景的模拟。可编程衰减器提供多个数控接口,从小到大可以构建各个层次的测试网络。所构成的衰减矩阵通过模拟

引言

编程衰减器位于基站和终端之间,通过对射频信号的衰减控制,实现对无线信号的模拟,从而实现对测试场景的模拟。可编程衰减器提供多个数控接口,从小到大可以构建各个层次的测试网络。所构成的衰减矩阵通过模拟空口信道实现移动、切换、覆盖等多种测试项。

衰减矩阵可作为无线性能中心实验室的关键技术平台的关键设备,是实现组网小区和大量终端用户互联通信过程的核心单元。


图1可编程衰减器的组网


图2可编程衰减器硬件结构


图38×8个无线通道衰减

本文介绍的可编程衰减器最高可支持8×8输入输出的矩阵结构,提供0~120dB的通道衰减范围,精度达到0.5dB。

可编程衰减器设计

主要功能

可编程衰减器最高可支持8×8输入输出的矩阵结构,可对终端与基站之间的多个信道进行实时衰落控制,同时也能支持各类静态测试场景长时间回放。


图4实时衰减控制流程


图5静态场景回放流程


图6乒乓结构状态机

硬件结构

可编程衰减器由CPU板和IO板构成。CPU板主要由CPU小系统和FPGA组成,CPU板通过FPGA-CycloneII集中控制外接的IO板。IO板的功能主要是采用FPGA-LFXP10控制数控衰减器衰减量,实现对无线信道衰落的模拟,从而实现对测试场景的模拟。

每个IO板有8个衰减通道,每个衰减通道由4个衰减范围为31.5dB的数控衰减器构成。一个CPU板可外接8个IO板,因此可对8×8个无线通道进行衰减。

图3展示了可编程衰减器的8×8结构。本衰减器可对任一路无线信道模拟其它无线信道对其的影响。通过调节其它信道与该信道之间的衰减值,就可在实验室模拟复杂的外场环境。

逻辑设计

可编程衰减器的核心技术在于其逻辑设计上。可编程衰减器的逻辑结构根据其功能分为两部分:实时衰减控制和静态场景回放。

实时衰减控制

实时衰减控制模式是指用户实时通过CPU下发各个通道之间的衰减值来控制不同无线信道的衰减,衰减值一旦下发,相应的无线信道的衰减器就会立即生效。

CPU与FPGA之间采用LOCALBUS进行通信。在FPGA中对0~7个IO板接口分配不同的地址,控制译码/通道选择模块通过LOCALBUS的地址线来选择对应的IO板;每个衰减器需要8bit的衰减量,3bit的通道编码,因此LOCALBUS数据线上共有11bit有效数据。

译码模块将这11bit数据中3bit的通道编码译码成对应的通道,将8bit的衰减值下发到对应通道的数控衰减器上。

静态场景回放

静态场景回放是用户将某个外场环境下各个无线信道的动态衰减参数记录下来,记录时间可长达数周。将这些数据下发给可编程衰减器即可在实验室内长时间模拟各类复杂的外场环境。

在该场景下,LOCALBUS的数据线除传输衰减值外还要传32bit的时间数据,每一bit代表1ms的时间,32bit就可支持最长7周的场景回放。

FPGA首先将32Mbit的DDRA写满数据,然后定时控制自动启动,从DDRA中读取定时数据和衰减值,将定时数据提供给定时器。

当定时器计时到定时数据代表的时间点时将该时刻的衰减值下发到对应通道的衰减器上,实现无线信道衰减随时间动态变化的场景;同时FPGA继续将CPU下发的数据写到DDRB中。当DDRB充满后,CPU暂停下发数据,直到DDRA数据读取完毕,此时FPGA切换到读取DDRB的数据,继续向DDRA写入新的数据。

FPGA外挂的两个DDR构成乒乓结构,使可编程衰减器能实现长时间不间断的场景回放。

测试结果

该可编程衰减器的主要性能指标如表1:


表1可编程衰减器主要参数的测试结果

图7展示了可编程衰减器单通道在衰减范围内的衰减精度。从图中可以看到,在0~80dB的衰减范围内衰减精度可以达到0.5dB;在80dB~120dB衰减范围内衰减精度达到1dB。


图7可编程衰减器衰减范围内的衰减精度

图8展示了静态场景回放的某一个时间段内可编程衰减器一个无线信道内衰减变化。在该模式下本衰减器可在1ms的时间间隔内实现0~120dB的衰减跳变。


图8静态场景回放

结论

本文介绍了一种衰减范围可达120dB,衰减精度为0.5dB的可编程衰减器设计。该衰减器可在实验室环境中实现复杂的外场环境,可大大节省终端设备测试的成本和时间。

更多资讯请关注:21ic模拟频道

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

随着嵌入式的快速发展,在工控、通信、5G通信领域,FPGA以其超灵活的可编程能力,被越来越多的工程师选择。近日,米尔电子发布2款FPGA的核心板和开发板,型号分别为:基于紫光同创Logos-2系列PG2L100H的MYC...

关键字: FPGA 核心板 开发板

在某FPGA系统中,对电源系统进行调试,在同样的测试条件下,发现其中有一块板相对其它的板功耗总偏大,进而对其进行调试分析。

关键字: 电源 纹波调试 FPGA

Electro Magnetic Compatibility的简称,也称电磁兼容,各种电气或电子设备在电磁环境复杂的共同空间中,以规定的安全系数满足设计要求的正常工作能力。

关键字: 电磁兼容 电磁 模拟

UART(Universal Asynchronous Receiver/Transmitter)是一种通信协议,用于在电子设备之间传输数据。它是一种串行通信协议,意味着数据位按顺序一个接一个地传输。

关键字: FPGA UART串口通信

Bourns® TLVR1005T 和 TLVR1105T 系列采用双绕组结构和低感值设计,可提供快速瞬态响应,并可依据 CPU、FPGA 和 ASIC 负载要求进行延展

关键字: 数据驱动 电感器 FPGA

对于大规模数据处理,最佳性能不仅取决于原始计算能力,还取决于高存储器带宽。 因此,全新 AMD Alveo™ V80 计算加速卡专为具有大型数据集的内存受限型应用而设计,这些应用需要 FPGA 硬件灵活应变能力以实现工作...

关键字: 自适应计算 FPGA

8b10b编码作为数字通信领域中的一项重要线路编码方案,其核心理念在于将每8位数据映射到10位编码中。这个映射过程严格按照特定规则进行,旨在保证编码中的电平转换足够,以维持信号的直流平衡,并提供足够的时钟信息,使接收端能...

关键字: FPGA 8b/10b编码 IC设计

在FPGA和IC设计领域,经常会面临一个挑战:多个端口同时竞争一个端口的数据。在这种情况下,采用RR调度策略可能是一种解决方案。

关键字: FPGA 嵌入式系统 IC设计

2024 年5月13日 – 专注于推动行业创新的知名新品引入 (NPI) 代理商™贸泽电子 (Mouser Electronics) 是英特尔®产品的全球授权代理商。英特尔®宣布正式成立Altera™,作为其独立运营的全...

关键字: FPGA 人工智能 以太网
关闭
关闭