当前位置:首页 > 工业控制 > 电子设计自动化
[导读]通常如果你的设计在较低时钟频率时通过了仿真,但是在较高时钟频率时却失败了,你的第一个问题应该是你的设计在某个较高时钟频率时是否达到了时序约束的要求。然而这里我们将举这样一个例子,就是对于某个较高时钟频率你已经检查了静态时序分析(STA),而且时序约束也是正确的。

 通常如果你的设计在较低时钟频率时通过了仿真,但是在较高时钟频率时却失败了,你的第一个问题应该是你的设计在某个较高时钟频率时是否达到了时序约束的要求。

然而这里我们将举这样一个例子,就是对于某个较高时钟频率你已经检查了静态时序分析(STA),而且时序约束也是正确的。

这种情况是什么引起的较高时钟频率仿真失败呢?

可能的原因就是仿真方式、设计本身或者testbench设置方式有问题。

然而在较低时钟频率通过了仿真这个事实就排除了设计/testbench/仿真在设置上的问题。

排除了上面两项,下一个可能就是脉冲拒绝(reject)或者脉冲错误。

“脉冲拒绝(reject)”和“脉冲错误”是Verilog仿真中的概念。

这些概念说的是脉冲的持续时间小于某个值(pulse_r)就不会通过某个电路元件。

当然脉冲持续时间大于pulse_r,但是如果小于另一个值pulse_e尽管会通过,但是在仿真中显示的是“x”。

这个持续时间是以通过某元器件延迟的百分比来表示的。

比如通过某元件的延迟是1ns。

0.5ns的脉冲表示为50%的持续时间。

现在假设设计采用的频率是200MHz。

对应的周期就是5ns。

那么一半就是2.5ns。

在仿真中时钟每隔2.5ns变化一次,也就是时钟脉冲的宽度是2.5ns。

让我们假设内部时钟网络某一脉冲宽度是2.8ns(也就是大于2.5ns)。

分析结果,pulse-duraTIon(脉冲持续时间)《100%。

这个脉冲可能就会被“拒绝(rejected)”,也就是说尽管时钟信号能够到达某个具体网络的输入端,但是却不能从这个网络输出。

因此尽管STA分析显示200MHz很合适,但是仿真却不能通过。

设计其他模块将不能获得时钟脉冲。

解决这个仿真问题的方法是在仿真设置中修改脉冲拒绝和错误(reject/error)限制。

例如在ModelSim中我们可以设置:

+transport_path_delays +transport_int_delays +pulse_r/0 +pulse_e/0

后续操作还有:

1.将pulse-rejecTIon限制修改为0。(不会拒绝任何一个脉冲)

2.将pulse-error限制修改为0。(脉冲宽度低于某个值时不会显示输出为“x”)

同时要将interconnect延迟模式修改为transport,其实是修改了脉冲滤波选项。

最后的问题是我们做这么多的修改就是为了能通过仿真测试吗?

在真正的硅片中的实际情况是怎样的?

在硅片中大部分内部互连线在每隔几皮秒后就会设置一个repeater(中继器)。

因此几纳秒的脉冲会顺利通过(合适的延迟),这不会存在问题。

具体出现问题的情形可能是这样的:

1.频率增加(脉冲宽度更小了)

2.器件尺寸增加(某个路径的内部延迟可能变大了,导致内部延迟时间大于脉冲达到的传输时间)

『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

2024 年5月13日 – 专注于推动行业创新的知名新品引入 (NPI) 代理商™贸泽电子 (Mouser Electronics) 是英特尔®产品的全球授权代理商。英特尔®宣布正式成立Altera™,作为其独立运营的全...

关键字: FPGA 人工智能 以太网

5月9日消息,根据市调机构Mercury Research公布的最新数据,2024年第一季度,AMD处理器的出货量、收入份额继续双双提升,尤其是在桌面、服务器领域表现出色,但是笔记本领域被Intel收回了一些。

关键字: AMD 光电模块 赛灵思

4月29日消息,老早就有说法称,AMD RDNA4架构显卡家族原本规划了一个庞然大物作为旗舰,编号Navi 4X或者Navi 4C,但最终取消,现在关于它的更多曝料来了。

关键字: AMD 光电模块 赛灵思

Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC

关键字: RISC-V处理器 FPGA SoC

为无处不在的端侧设备插上AI的翅膀,AMD发布第二代Versal™ 自适应 SoC

关键字: AMD FPGA 自适应SoC AI 边缘计算

Pmod接口可以说是数字电路板的连接革命。随着科技的飞速发展,数字电路板间的通信与连接技术也在不断创新和进步。Pmod接口,作为一种新兴的数字接口标准,正逐渐成为数字电路板间通信的桥梁,为电子设备的连接和通信带来了革命性...

关键字: pmod接口 FPGA 数字电路板

近日举办的GTC大会把人工智能/机器学习(AI/ML)领域中的算力比拼又带到了一个新的高度,这不只是说明了通用图形处理器(GPGPU)时代的来临,而是包括GPU、FPGA和NPU等一众数据处理加速器时代的来临,就像GPU...

关键字: FPGA AI 图形处理器

在北京举办的AMD AI PC创新峰会上,AMD高级副总裁及GPU技术与工程研发王启尚也登台演讲,做了一场AMD AI技术发展报告,还透露了一个小惊喜。

关键字: AMD 光电模块 赛灵思

当我们提到成本优化型FPGA,往往与简化逻辑资源、有限I/O和较低制造工艺联系在一起。诚然,在成本受限的系统设计中,对于价格、功耗和尺寸的要求更为敏感;但随着一系列创新应用的发展、随着边缘AI的深化,成本优化型FPGA也...

关键字: AMD FPGA Spartan 边缘计算

全球领先的高性能现场可编程门阵列(FPGA)和嵌入式FPGA(eFPGA)半导体知识产权(IP)提供商Achronix Semiconductor公司宣布,该公司参加了由私募股权和风险投资公司Baird Capital举...

关键字: FPGA 智能汽车 eFPGA
关闭
关闭