当前位置:首页 > 测试测量 > 测试测量
[导读] 测量DDR2存储设备需要把读/写的访问周期分离开来。在DDR2中通过Strobe和Data总线之间的关系可以区分出来读和写的操作。如图1所示,在读操作时Data和Strobe的跳变是同步的,而在写操作时Strobe的跳变则领

测量DDR2存储设备需要把读/写的访问周期分离开来。在DDR2中通过Strobe和Data总线之间的关系可以区分出来读和写的操作。如图1所示,在读操作时Data和Strobe的跳变是同步的,而在写操作时Strobe的跳变则领先于Data。我们利用这种时序上的差异就可以分离出读操作和写操作。在图1中,较低幅值的“读”操作时,Data跳变与Strobe跳变同时发生,较高幅值的“写”操作时,Strobe信号会领先于Data信号约750ps跳变。

力科的 WaveScan波形搜索与扫描特性可以通过选择Strobe和扫描叠加(ScanOverlay)图中满足条件的波形之间的时序关系找出Data信号。 图2是这种功能的一个例子。WaveScan的对话框设置为搜索建立时间(Hold Time)在500ps到1ns(750 ±250 ps)之间的波形。对话框右边的标签用来鉴别Strobe和Data信号。注意“Hold Clock”和“Hold Data”两个对话框标签,测量是对这两个信号边沿设定的。
WaveScan会在左边显示的表格中列出每次捕获中符合测量条件的所有波形特征。触摸列表时会自动的对被选择的特征放大显示。这个例子中显示的是一组“写”操作状态的缩放。每个符合测量标准的操作就像显示出来的那样用一个红色方框描绘出轮廓。


WaveScan把测量过滤中所有符合测量标准的波形累积起来形成扫描叠加的轨迹图(图2中间的轨迹)。这幅余辉图包含了全部捕获的历史波形轨迹。我们现在就可以对被选择出来的整个波形组在扫描叠加轨迹图上应用测量参数进行测量。你也可以在被选择波形的缩放轨迹上应用测量参数进行测量。

图3显示的是一个“risetime ”参数应用在扫描叠加轨迹中的例子。扫描叠加轨迹图仅仅包括由WaveScan隔离出来的写操作周期。


图4 显示的是另一项测量技术。在这里,被选定的一组写周期用扫描缩放(ScanZoom)分离出来。参数门限进一步隔离出仅有12个写周期并仅在信号正边沿测量出两个信号的时间差(P4)。


WaveScan为您提供了一种可以测定DDR2设备的工具。


本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

近日小鹏汽车获得大众集团7亿美元投资的消息,引发极大关注。不可否认,在当下汽车智能化、电气化的发展阶段,中国在技术和市场上都走在了世界前列。虽然今年上半年整车市场销售情况不佳,但汽车仍是具有超高增长前景的赛道,成为芯片厂...

关键字: winbond ddr nand adas

你知道SDR和DDR吗?它们有什么不同?传统的 SDR SDRAM 只能在信号的上升沿进行数据传输,而 DDR SDRAM 却可以在信号的上升沿和下降沿都进行数据传输,所以 DDR 内存在每个时钟周期都可以完成两倍于 S...

关键字: ddr DRAM sdr

现如今,DDR 电源面临的一个巨大挑战是在高瞬态负载极端情况下如何控制输出电压,CMOS 逻辑系统的功耗主要与时钟频率、系统内各栅极的输入电容以及电源电压有关。

关键字: 内存电源 ddr 电源拓扑结构

A6-7480 采用了双核心设计,主频3.5GHz,可提升至3.8GHz。FM2+接口,搭配DDR 3内存,支持原生Windows 7和 Windows 10系统。

关键字: AMD APU ddr 3内存

本文讲述了一个用于DDR memory|0">DDR(双数据率)存储系统低的成本电源电路。这个设计方案采用了NCP1570/NCP1571低压同步降压转换器。用来评估系统的参考设计采用了一个

关键字: ddr on semiconductor 电源技术解析 ncp1570 ncp1571

在普通印制的布线中由于信号是低速信号,所以在3W原则的基本布线规则下按照信号的流向将其连接起来,一般都不会出现问题。但是如果信号是100M以上的速度时,布线就很有讲究了。由于最近布过速度高达300M的DDR信号,所

关键字: ddr layout PCB 规则

一般而言,对于SPI接口、MII接口、共享时钟的RMII接口或者SDRAM信号,走线应尽可能的短。对于DDR SDRAM信号以及RGMII等DDR时序的接口来说,多数情况下,组内等长确实是一种简便快速的方法。

关键字: ddr PCB sdram 嵌入式开发 布线 高速信号 互联时序 公共时钟系统

当今的IC设计大幅增加了许多功能,必须运用既有的验证有效IP组件,以满足上市前置时间的要求。但是,由于功能要求与技术制程的差异,各公司必须提供的IP种类太多。创意电子

关键字: ddr 存储器 接口 电源技术解析

内存广泛应用于各种设备的单板。而随着电子产品对数据吞吐量的不断提高,内存也在更新换 代,进一步提升了速率,如新一代内存 DDR4,数据信号速率达到了 3.2Gbps。更高速率的内存信号,不仅 JE...

关键字: ddr 信号 高速数字分析仪 内存软件
关闭