当前位置:首页 > 智能硬件 > 智能硬件
[导读]近日,国内一硬件网站论坛上公布了一些NVIDIA于几个月前在斯坦福大学展示用的幻灯片,展示了NVIDIA ExaScale计划的核心——Echelon的具体芯片示意图和具体架构等。从图上可以看出,Echelon芯片和之前我们报

近日,国内一硬件网站论坛上公布了一些NVIDIA于几个月前在斯坦福大学展示用的幻灯片,展示了NVIDIA ExaScale计划的核心——Echelon的具体芯片示意图和具体架构等。

从图上可以看出,Echelon芯片和之前我们报道的相似,各个SM模块独立命名为“NoC”(Network on Chip)通过内部界面,经由L2 Cache和内存控制器与其他SM相互连接。有所不同的是,去年在美国西雅图举行的SC10超级计算大会上NVIDIA首席科学家Bill Dally透露的Echelon含128个SM模块,而在这里变成了256个。

其余指标大致相同,每个SM模块里面含8个SM Lane(类似CUDA Core),芯片中间的8个LOC即Latency Processor也就是Project Denver要制造的主要东西。整体芯片面积为17*17约290平方毫米,采用逼近硅芯片极限的10nm制程工艺制造。(看到这里先别说火星,毕竟DARPA给出的时间表是2017/2018年出最终成果)

CPU核心架构

Lane核心架构

比起来SC10时,Echelon的双精度浮点运算能力降至16TFLOPS,cho称可能是新的数据没有算上CPU的原因。

最新的Echelon模块图解

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读
关闭