• Philips 提供功率半导体器件热模型

        飞利浦电子公司(Philips)今天宣布将提供其功率半导体器件的热模型,以帮助客户精确地预测其器件的热性能,所需时间仅占构建和测试原型所需时间的一小部分。这使得客户能够更简单地解决复杂的设计问题并优化其设计的热管理。对于诸如笔记本电脑和移动电话等互联消费应用的电源中所使用的DC/DC变换器来说,这一点特别重要。因为对于这些应用来说,热管理是设计过程中最重要的考虑因素之一。      随着消费设备的体积越来越小而功能却越来越强大,在这些应用中更有效地进行热管理的需求就变得越来越重要。制造商们正在逐渐转向采用热建模软件来仿真这些设备的热性能,从而在构建原型之前就能解决与热管理相关的设计问题。这样可以节约制造商大量宝贵的时间,因为一个典型的“真实”原型的构建和测试可能需要长达两个星期的时间,而热模型仿真方法只需要两天甚至更短的时间就可以完成。另外,重新设计和制作新的原型并完成必需的测试则需要工程师再花费两个星期的时间。正是意识到热模型的趋势以及这种方法为客户所带来的好处,飞利浦公司在业界第一个为客户提供其半导体产品的热模型。这些热模型可在目前使用最广泛的热建模软件包即Flomerics公司的Flotherm上使用。     飞利浦公司的热模型可在Flotherm热建模软件中运行,对于该软件的现有客户免费提供。飞利浦提供的热模型非常详细,并且结合了器件片芯、芯片粘接安装和内部引线框等特色功能。如果要准确地对器件工作温度进行建模,如此详细的热模型至关重要。     目前提供的热模型包括下列封装类型: TO220; D²-PAK; D-PAK; LFPAK; TSOP6; SOT23和 HVQFN。这些热模型可分别从飞利浦网站下载。

    时间:2005-06-06 关键词: 半导体 器件 Philips 模型 功率 提供 电源新品

  • 用作测试负载的数字可编程电阻器

    图1所示的数字可编程精密电阻可在定制设计的 ATE(自动测试设备)中用作微处理器驱动的电源负载。IC1 是一个 8 位 电流输出型 DAC,即DAC08型DAC ,它驱动电流-电压变换器 IC2A,IC2A又驱动功率 MOSFET Q1 的栅极。被测器件连接到 J1 和 J2。在工作时,来自被测器件的电流在采样电阻 R8A 和 R8B 上形成一个电压。放大器 IC2B 驱动 IC1 的基准输入端,并使反馈路径闭合。当 R8A 和 R8B 上的压降达到 Q2 的 VBE(ON) 时,晶体管 Q2 分流 Q1 的栅极驱动电流,提供过流保护功能。VO 和 IO 分别为输出电压和输出电流,N 代表加到 IC1 的二进制输入的等效十进制值,A 是放大级 IC2B 的增益。R1由 R1A 和 R1B 并联组成。公式 1 描述了电路的负载电流:   求方程 2 的解就可得到电路的输出电阻:   采用图中所示元件参数值,电路的等效电阻范围从全“0”二进制输入(即 N=0)的 5.5Ω左右至全“ 1” 二进制输入(即 N =255)的255Ω。  你可以修改电路的元件参数值来覆盖其它电阻范围。将 8 位 DAC08 换成 10 位 D/A 转换器可提高电阻精度。为了加大电路的功率承受能力,可用更大功率的 MOSFET和一个合适尺寸的散热器替换 Q1。电容器C3 和 C4 控制电路的带宽。

    时间:2005-06-05 关键词: 测试 数字 负载 可编程 电源技术解析 电阻器 用作

  • 提高稳压器过流保护能力的 MOSFET

    经典的 LM317型可调输出线性稳压器具有相当大的电流承受能力。此外,LM317还具有限流和过热保护功能。你只需用少量元件增加一个高速短路限流电路,就可提高LM317型 稳压器的性能(图1)。在正常工作状态下,电阻器 R2和R3将VGS偏压加到IRF4905S型功率 MOSFET Q1上,Q1完全导通,呈现数毫欧的导通电阻。电流采样电阻器R1两端的电压降与IC1的输入电流成正比,并为双极晶体管Q2提供基极驱动。   当负载电流增加时,R1两端的电压随之升高,从而使Q2导通,并使Q1的栅极偏压下降。当Q1栅极偏压下降时,Q1的导通电阻增加,并按IMAX=VBEQ2/R1,即约为0.6V/1Ω来限制流入IC1的电流。  正如 LM317的应用指南说明所说,电阻器R5和R6设定IC1的输出电压。改变R1的阻值,就可以将电路的限制电流从数毫安调至 LM317 的最大承受电流。二极管D1和D2分别可预防电容性负载放电和极性接反。根据电路的要求,IC1和Q1可能需要使用散热器。

    时间:2005-06-05 关键词: 保护 稳压器 MOSFET 能力 电源技术解析 提高

  • 起直流稳压(流)电子负载核心作用的功率 MOSFET

    起直流稳压(流)电子负载核心作用的功率 MOSFET

    设计人员都用直流电子负载来测试电源,如太阳能阵列或电池,但商用直流电子负载很昂贵。你只要将功率 MOSFET在其线性区内使用,就可制作出自己的直流电子负载(图 1)。该负载采用两个简单的反馈回路。MOSFET 用作一个稳流模式下的电流源或稳压模式下的电压源。设计师在描述电压源的特性时都使用稳流模式,因为在稳流模式下,电源必须提供电子负载中设定的电流值。设计师都将稳压模式与电流源一起使用,因为稳压模式会迫使电源在负载设定的电压下工作。   在电流模式下,RSHUNT检测ILOAD,检测得到的电压反馈给运算放大器 IC1A的反相输入端。由于运算放大器的直流增益在线性反馈工作区内很高,反相输入端保持与非反相输入端相等,即相当于VIREF。放大器产生自己的输出值,以使 MOSFET Q2和Q3工作于线性区,因而会消耗电源的功率。源极电流值与电流环基准 VIREF 成正比,即ILOAD=VIREF/RSHUNT。可利用一个连接到稳定电压基准上的电阻分压器设定 VIREF,或者使用来自一个基于PC的I/O卡的D/A转换器输出,以实现灵活的配置。 电压工作模式的情况与电流模式相同,只不过检测的变量是输出电压,这一输出电压是经过分压器RA/RB衰减的,所以电子负载的工作电压比运放电源电压高。检测出的电压被反馈到 IC1B 的非反相输入端,MOSFET 再次工作在线性区。负载电压VLOAD=VVREF×(RA+RB)/RB。   CA3240型双运放IC1可以在输入电压低于负电源电压的情况下工作,这对单电源供电非常有用,然而,如果你有对称电源,那就可以采用任何运放。继电器 K1通过一根驱动Q1 的数字控制线来切换工作模式。MOSFET 是至关重要的;你可以增加这个并联使用的IRF150器件,以提高电流承受能力,因为IRF150具有正的温度系数,从而可均衡流过两只并联 MOSFET的电流。由于电路中使用两只 MOSFET,电子负载可承受10A 电流,功耗大于 100W,所以使用一只散热器和小风扇是个好主意。 本电路适用于描述有两种电源模式的光伏电池模块的特性。采用本电路和基于PC的设置时,Helios技术公司的一个光伏电池模块的I-V特性曲线表明有一个区在VMPP(最高点的电压)以上,在VMPP这一电压下,陡峭的过渡与一个电压源相对应(图2)。在低于 VMPP 的电压下,光伏电池模块犹如一个电流源。一般情况下,用一个简单的电流模式电子负载描述I-V 特性曲线这一平坦区的特性是很困难的,因为电压输出对电流的微小变化很敏感,因此,恒定电压模式负载就是一种较好的选择。  

    时间:2005-06-05 关键词: 核心 MOSFET 电源技术解析 电子负载 直流电子负载

  • 盛群推出 TinyPower 技术新IC

        盛群半导体(Holtek)推出具备TinyPowerTM技术的新产品HT48R52及HT48R53,具有极低的功耗,可延长电池的使用时间,使盛群半导体的单片机产品更加符合绿色能源的潮流。TinyPowerTM技术使得产品在3伏特的工作电压下有低至300uA的工作电流,而在进入省电模式(Halt Mode)后,Real Time Clock仍在工作状态下,耗电流更低达0.8uA,大幅提升了盛群单片机的省电效能。      HT48R52及HT48R53使用盛群半导体的8位单片机核心,工作频率可用软件程序切换,快速模式最高可达8MHz,慢速模式为32768Hz适用于有低耗电需求的产品。产品提供36个输入/输出口,可用于控制各种开关或推动LED等显示设备,并具备多达6个VDD接口及VSS接口,可有效分散电流,不致发生散热问题。内置的Real Time Clock电路精准度高,提供的时间准确,为客户节省外置时钟芯片的成本。产品并提供PFD (Programmable Frequency Divider)功能可应用于产生不同频率的声音。并有定时器(Timer)及中断功能(Interrupt)提供设计者更有效率的程控功能。此二产品皆适用于各类家电、消费性产品及其它智能控制的产品。      HT48R52及HT48R53具有相同的功能,唯一的差异是HT48R52的程序内存空间为2K Word,HT48R53则为 4K Word。两者都是采用52-pin QFP的封装方式,并且脚位彼此兼容。盛群半导体已开始提供此二产品之开发工具及工程样品。      HT48R52及HT48R53的datasheet可以在21IC器件搜索获得,地址为     http://www.21icsearch.com  

    时间:2005-06-05 关键词: 技术 ic 盛群 推出 tinypower 电源新品

  • Agilent和Cypress合作游戏光学鼠标参考设计

    安捷伦科技公司 (Agilent Technologies) 日前宣布,为PC游戏市场推出业内第一款LED高分辨率光学鼠标参考设计套件。安捷伦ADNK-3083的设计套件为鼠标制造商迅速实现全新的有线光学鼠标设计提供了所需的技术指导和固件。 安捷伦与赛普拉斯半导体(Cypress)合作推出了基于Cypress CY7C63743-PXC微控制器和安捷伦ADNS-3080的光学鼠标解决方案。这款业内性能最高的LED光学鼠标传感器是为游戏鼠标而设计的。 安捷伦光学鼠标传感器 安捷伦ADNS-3080是业内性能最高的LED光学鼠标传感器。这款产品为FPS (第一射手) 电脑游戏、专业制图和CAD (计算机辅助设计) 工作站等要求更高的应用提供更平滑、更快速、更精确的浏览控制功能。这款传感器采用自我调节的帧速率,自动匹配操作表面的特点,实现最优的性能。此外,ADNS-3080具有以下业内领先的性能特点: ¡    高达1600 cpi (每英寸点数)的分辨率 ¡    40 ips (每秒英寸) 的速度,每秒达6400帧 ¡    15 g (重力)加速度 ¡    3.3 V工作电压 ¡    30 uA的关闭电流耗电量 ¡    最大时钟频率24 MHz Cypress CY7C63743-PXC微控制器 Cypress CY7C63743-PXC是一款8位RISC微控制器,具有集成式USB串行接口引擎。它可以使用最少的外部器件和固件,实现如光学鼠标等高性能、低成本人机接口外设。CY7C63743-PXC微控制器和安捷伦ADNS-3080传感器之间的通信通过集成式串行外设接口完成。微控制器还具有以下主要特点: ¡    12 MHz内部CPU时钟 ¡    256 B的RAM ¡    8 KB的EPROM ¡    内置时钟振荡器和定时器 ¡    每条I/O线路上的可编程驱动器强度和上拉电阻器 安捷伦光学鼠标参考设计套件包括一个光学鼠标样品及完整的线路图、布局和固件。它的产品型号为安捷伦ADNK-3083 光学鼠标参考设计套件 http://www.agilent.com/view/opticalnavigation

    时间:2005-06-05 关键词: Cypress 光学 鼠标 agilent 游戏 设计 参考 合作 电源新品

  • Cypress 电容式触摸传感器解决方案

        赛普拉斯半导体公司(Cypress Semiconductor)近日宣布推出CapSenseTM技术,这是一种基于其获奖的可编程系统级芯片(Programmable System-on-Chip(,PSoCTM)混合信号阵列的新型电容式触摸传感器界面。单个PSoC器件能够利用简单的触摸控制器来取代许多机械式开关和控制器。与功能相同的机械式产品相比,基于CapSense的“按钮”和滑动触头控制器的可靠性更高,这是由于它们对环境磨损和撕裂具有很强的耐受力,而这些外来作用很容易破坏裸露的按钮和开关。     与基于模块和部件的电容式触摸传感器产品相比,Cypress的CapSense解决方案为系统设计师提供了众多的优点,包括灵活性、较小的板级空间和较低的成本。除了触摸感测之外,设计师还能够凭借其独特的PSoC架构轻松实现诸多功能(例如:LED驱动器和LCD显示器)的集成。PSoC CapSense解决方案还具有其他好处,比如:采用I2C或SPI接口的简易串行通信、可利用相同的器件来实现跟踪板(x-y矩阵)和线性滑动触动应用、能够运用基于闪存的PSoC架构来完成设计的快速变更。     电容性感测正迅速成为适合面板显示器和媒体控制应用的解决方案。耐用性的提高、材料用量的减少再加上灵巧简洁的外观,使得这款精美的界面广受各类应用的青睐。利用CapSense技术,只需用手指轻触界面就会形成一个与嵌入式传感器的电连接,这些传感器与PSoC器件一道工作,以把手指的位置数据转换为各种系统控制功能。蜂窝电话用户可以沿着话机显示屏滑动手指来改变呼叫的音量、屏幕的亮度或振铃的响度,而不必终止呼叫或通过复杂的菜单结构来点击相应的功能选项。在笔记本电脑中,“触摸板”传感器已经取代外接鼠标来实现光标的移动。在消费、工业、白色家电、汽车和医疗设备中已被大量采用 —— 简而言之,所有把耐用性、易用性和价格作为主要考虑因素的领域都是其用武之地。     CapSense基于Cypress的CY8C21x34系列PSoC器件。Cypress的PSoC混合信号阵列是可编程SOC,它将微控制器与通常以嵌入式系统的形式位于其周边的模拟和数字元件集成在了一起。单个PSoC器件能够集成多达100个外围部件和一个微控制器,从而节省了客户的设计时间、板级空间、功耗和系统成本。未来的PSoC产品还将支持CapSense。     CY8C21x34具有用于程序存储的8kb闪存;用于数据存储的512字节SRAM;24MHz的最大速度;并采用16引脚SOIC、32引脚MLF以及20引脚和28引脚SSOP封装。该产品目前的批量生产价格为0.99美元。

    时间:2005-06-01 关键词: Cypress 传感器 电容 解决方案 触摸 电源新品

  • TI 支持数字无线电广播标准的产品

        德州仪器 (TI) 与 RadioScape 在伦敦举办的数字无线电广播展 (The Digital Radio Show) 上宣布推出针对数字无线电广播通用标准 (DRM)的全球首批芯片及模块,从而推动了全球数字无线电广播的发展。TI 是第一家推出可同时支持 DRM 与数字音频广播 (DAB) 标准的集成数字基带的公司;而 RadioScape 则利用其创新的软件定义数字无线电方案,成为第一家宣布同时支持 DRM 以及 DAB、FM-RDS 和模拟 AM 等标准的模块的公司。这种模块化方案将加速多标准接收机的开发及部署。    TMS320DRM3xx 系列的构建基础为 TI 创新的 DSP 技术以及RadioScape 独特的软件定义数子无线电方案。DRM300 基带可支持 DRM,而单芯片 DRM350 基带则支持 DRM与 DAB。借助 DRM350 基带,开发人员可创建基于 DRM/DAB 的低成本单芯片设备。设计人员可在 DRM300 与 DRM350 芯片的可编程 DSP 架构上方便地增添新的特性,进行变量定制和修改,从而避免了耗时不菲且昂贵的硬件再设计。这种灵活性还可在未来支持数字内容回放,其中包括 MP3 与 Windows Media Audio (WMA)。     RadioScape将推出基于 TI DRM300 与 DRM350 芯片的模块,其可在软件上支持 FM-RDS 及 AM。RS500 便是这些模块中的第一款,也已于今天宣布。     RadioScape 的 RS500 模块可提供设计和构建接收机所需的所有软硬件,使其能够支持 DRM、DAB、FM-RDS 以及 AM 的任意组合,从而显著缩短开发时间,并节约制造商所需的资源。该模块使制造商能够立即开展多标准接收机的开发工作,包括桌上型无线电广播设备、CD 音响系统、微型高保真系统和接收机等。     DRM 是短波、中波以及长波 AM 广播频段的唯一通用型非专利数字无线电广播系统。许多现有发射机经过简便修改后均可实现低成本升级,以承载 DRM 信号,从而从一座发射塔就可实现向广阔的地理区域提供广播服务,使听众可接收到接近于 FM 质量的广播音质。商业与公共国际广播公司以及国家无线电网络和地区无线电广播电台都已开始进行定期的 DRM 广播以及特殊节目的播出。在新型接收机中结合 DAB 与 DRM 就能扩展数字电台的覆盖范围,向全球任何地区的新听众推出创新的数字服务。     DRM300 与 DRM350 芯片预计将于 2005 年第三季度开始提供样片,批量为千件时单价为 18 美元或更低。RadioScape 的 DRM 模块预计将于 2005 年第三季度供货。

    时间:2005-06-01 关键词: 标准 TI 产品 广播 数字 支持 无线电 电源新品

  • ADSP-TS201S芯片的功能和应用

        摘要:介绍了ADI公司的新一代高性能TigerSHARC处理器ADSP-TS201S的结构和性能,并结合与TS101S的对比说明了TS201S在性能上的改进;给出了基于TS201S进行系统设计的基本方法及设计过程中应该特别注意的问题;最后给出了多片系统的典型设计电路图,同时说明了TS201S外围电路的配置和多片级联的方法。     关键词:ADSP-TS201S;系统设计;多片系统 美国模拟器件公司(ADI)在继ADSP-TS101之后,于2003年下半年又推出了新一代高性能Tiger-SHARC处理器ADSP-TS201/202/203。此系列处理器片内集成了更大容量的存储器,性价比很高。它们兼有ASIC和FPGA的信号处理性能和指令集处理器的高度可编程性与灵活性。适用于高性能、大存储量的信号处理和图像应用,例如雷达与声纳应用、无线基站、图像处理系统及工业仪器仪表等领域。考虑到ADSP-TS202/203与201有许多相似之处,本文仅以TS201S为例进行介绍。 1 TS201S的结构和功能 TS201S在继承了TS101S基本结构的基础上,又作了进一步改进。其改进后的内部结构如图1所示,TS201S内部可分成DSP核和I/O接口两部分,这两部分通过四条总线来传送数据、地址和控制信号。图1    DSP核包括程序控制器、数据地址产生器和双运算模块。程序控制器提供完全可中断的编程模式,支持汇编语言和C/C++语言编程和10指令周期流水;IAB可以预存5条指令;BTB减小了分支跳转延迟。数据地址产生器包含两个IALU,支持立即寻址和间接寻址;支持位反序和环形缓冲寻址,便于数字信号处理的一些特殊运算。双运算模块能够独立或者同时工作来实现SIMD引擎,每个周期每个运算模块可以执行2条运算指令。 I/O接口包括内部存储器、外部设备接口、DMA控制器、链路口和JTAG口。内部存储器空间为24M位DRAM,尽管TS201S和TS101S都采用0.13微米CMOS工艺制造,但是由于TS201S的存储器容量是TS101S的四倍,因此TS201S的性能比TS101S大为提高。其外部设备接口包括主机接口、多处理器接口、SDRAM接口和EPROM接口。14个DMA通道无需处理器的干预即可完成设备之间的数据交换。完全双向的链路口采用低压差分信号?LVDS?链路口技术,从而达到4Gbps的数据吞吐量。IEEE1149.1兼容的JTAG接口用于片上仿真。 TS201S支持32位和40位的浮点运算以及8、16、32和64位的定点运算。每周期执行多达四条指令,在600 MHz的时钟速率下,可以达到每秒48 亿次乘加运算?GMACS?和每秒36 亿次浮点运算(GFLOPS)的速度。2 TS201S与TS101S的结构性能比较 与TS101S相比,TS201S性能的增强主要表现在运行速度、存储器结构和链路口结构上。表1所列为TS201S和TS101S的主要性能异同点,以供应用TS101S芯片的系统在进行升级时参考。表1 TS201S与TS101S的结构性能对照表 序号 结构性能 ADSP-TS201S ADSP-TS101S 异同 1 速度 600MHz时钟频率,1.67ns的指令周期 300MHz时钟频率,3.3ns的指令周期 不同 2 运算块 双运算模块,分别标识为x和y,每个模块包含四个运算单元:一个ALU、一个乘法器、一个32×32的寄存器组和一个128位CLU 双运算模块,分别识别为x和y,每个模块包含三个运算单元:一个ALU、一个乘法器、一个32×32的寄存器组 稍有不同 3 整数ALU 双整数ALU,分别标识为J和K,提供数据寻址和指针操作功能 双整数ALU,分别标识为J和K,提供数据寻址和指针操作功能 相同 4 I/O口 14通道DMA控制器,4个链路口,SDRAM控制器,4个可编程标志引脚,2个定时器和定时器计满引脚 14通道DMA控制器,4个链路口,SDRAM控制器,4个可编程标志引脚,2个定时器和定时器计满引脚 相同 5 总线 4条相互独立的128位数据总线,每条连接六个4M位内部寄存器块中的一个 3条相互独立的128位数据总线,每条连接三个2M位内部存储器块中的一个 不同 6 寄存器 片内24位DRAM,分成六个4M位的块M0、M2、M4、M6、M8、M10 片内6M位SRAM,分成三个2M位的块M0、M1、M2 不同 7 链接口 四组完全双向的链路口,每组含4位独立的输入和4位独立的输出,并采用LVDS技术,链路吞吐量达4G字节 四个双向复用的链路口L0-L3,每个链路口提供8位双向I/O,链路吞吐量达1G字节 不同 8 复位 三级复位,即上电复位、正常复位和DSP核复位 两组复位,即上电复位和正常复位 不同 9 引导 四种引导方式,即EPROM引导、主机引导、链路引导和无引导 四种引脚方式,即EPROM引导、主机引导、链路引导和无引导 相同 10 时钟 提供系统时钟引脚 提供系统时钟和局部时钟引脚 不同 11 电源 为内部逻辑、模拟电路、I/O缓冲和DRAM分别供电 为内部逻辑、模拟电路、I/O缓冲分别供电 不同 表2 电源工作参数典型值 参  数 参数标识 典型值 单  位 内核逻辑电压 VDD 1.2 V 模拟电压 VDD-A 1.2 V 外部I/O电压 VDD-IO 2.5 V DRAM电压 VDD-DRAM 1.5 V 内核逻辑电流 IDD 2.39 A 模拟电流 IDD-A 20~50 mA 外部I/O电流 IDD-IO 0.16 A DRAM电流 IDD-DRAM 1.40 A 3 系统设计 在TS201S进行信号处理系统设计时,有许多需要特别注意的问题,其中包括电源供电、时钟系统、链路口等。下面就这几个方面分别予以介绍。 3.1 电源供电系统 TS201S处理器有四种电源:VDD?内核逻辑?、VDD_A?模拟 PLL?、VDD_IO?外部 I/O?和可选的VDD_DRAM?DRAM?。表2列出了在600MHz时钟频率下的主要电源和电流的典型值,这是在设计过程中选择电压调节器时必须考虑的问题,即所选择的电压调节器的输出电压必须在要求的电压范围内,输出电流必须大于最大负载的电流值。 每个处理器要单独供电。且要有旁路电容去耦,在PCB设计时,旁路电容的摆放原则上应尽量靠近电源引脚。 特别注意系统中每一个处理器的VDD_DRAM电源,最少要在其引脚附近放置六个1nF的高频旁路电容、两个10nF电容和四个0.1μF电容。 在PCB设计中,不同电源的去耦电容的排放顺序是:(1) VDD_A到VSS旁路电容;(2) VDD到VSS旁路电容;(3) VDD_DRAM到VSS旁路电容;(4) VDD_IO到VSS旁路电容。    TS201S有一个电压参考引脚VREF,这个引脚可用来对TS201S的一些输入引脚设置参考电压,该参考电压VREF应当设置为VDD_IO的一半。连到TS201S上的3.3V供电器件如(FPGA、ASIC或存储器)应该在VDD_IO后再加电。 3.2 时钟系统 给时钟系统供电的引脚是SCLK1_VREF和SCLK2_VREF,这两个SCLK_VREF引脚必须连接到同一个参考电压上。SCLK_VREF的电压应当设置为SCLK输入电压的一半。VREF和SCLK_VREF可以共用一个参考电压,但去耦电容应放置在SCLK_VREF附近。 SCLK1、SCLK2是时钟源输入引脚,引脚附近应连接一个简单的RC延迟电路,用于调节SCLK1和SCLK2之间的时序偏差。引脚SCLKRAT2-0用于设置PLL的时钟倍率N。可由SCLK倍频产生核时钟,即核时钟CCLK=N×SCLK。对SCLK进行奇数次倍频可使占空系数缩短为55/45,因此建议最好使用奇数次倍频。 3.3 链路口 TS201S有四个全双工链路口,每个链路口均可独立地进行接收和发送操作。同时通过TS201S芯片的TMR0E引脚可将链路口的数据宽度设置为1位(默认)或4位。如果需要改变该默认值,只需在TMR0E和VDD_IO之间加一个500Ω的上拉电阻即可。 在进行PCB设计时,链路口间的连接除了要遵循最基本的PCB设计原则外,还有更严格的要求: ●每一个连接链路的LVDS接收对都需要接100Ω(误差1%)的电阻,且要靠近接收引脚放置。 ●链路口之间的连接应该是点对点的。 ●对高速4-bit操作,链路口时钟信号应放在四组LVDS数据信号之间。 ●链路时钟线应放置在链路数据线之间,且线之间距离尽量最大,线的长度尽量短,过孔尽量少,LVDS对之间不要有信号或过孔。 ●最好把LVDS信号单独置于一层,且放于PCB的底层或顶层,电源层或地层位于LVDS下方,也可以把LVDS信号放在电源层和/或地层的夹层中,总之与LVDS信号层相邻的上下层不能是信号层。 3.4 其它引脚考虑 在单处理器系统中,处理器的ID2-0必须设置为“000”。在多处理器系统中,处理器的ID必须从“000”到“111”进行编号;一个处理器簇可以有八片DSP。 此外,TS201S还带有一些可以不连接(NC)的引脚,设计时,一定不要将这些引脚连接到电源或地端,而应使之保持悬空状态。其余有定义的引脚可在应用时参照数据手册进行连接。图34 多片系统设计 在大型的信号处理系统中,单芯片往往不能满足速度和性能的需要,因而需要多处理器系统。TS201S处理器系列可提供两种类型的接口,即簇总线接口和链路接口,可支持多达8个TS201S处理器,而无需外部逻辑电路。簇总线接口的主或者外部存储器能够共享公共总线和全局存储器映射,从而形成一种非常简单的多处理器编程模式。链路口可提供TigerSHARC 处理器之间或处理器与其它器件之间的点对点进行完全双向通信。本例中采用的是链路接口方式,它的主要优点是电路连接简单,无需总线仲裁。 图2是某雷达信号处理系统的结构框图,系统输入为中频模拟信号,输出为视频模拟信号。整个系统主要包括A/D转换器、FPGA、EPROM、2片TS201S、D/A转换器等集成芯片。图3中给出了TS201S信号引脚的参考配置,由于篇幅所限,图中,对其它集成器件只作了示意性的连接,TS201S电源在前面已作了介绍,这里略去。SCLKRAT2-0=“011”,即80MHz晶振7倍频后为560MHz。中频模拟信号经高速A/D转换器转换成12位的数字信号,经FPGA锁存之后进入第一片DSP的数据总线DA-TA0-DATA11,并在DSP1内进行信号处理,之后再经过链路口L0互传数据,数据在DSP2内作进一步的信号处理。处理后的信号经过数据总线输出到D/A转换器转换成模拟视频信号输出。基于此结构的加载采用的是EPROM和链路口相结合的方法。E-PROM用于存储用户程序,DSP1直接与EPROM相连,DSP2通过DSP1的链路口L1加载用户程序。DSP标志引脚FLAG与IRQ引脚相连后可作为DSP1和DSP2在进行数据传送和程序加载时的中断触发信号。设计时,若有些信号引脚如内部上拉或者下拉不够,还可外接上拉或者下拉电阻。

    时间:2005-05-30 关键词: 芯片 电源技术解析 应用 功能和 adsp-ts201s

  • IR2304半桥驱动集成电路的功能原理及应用

       摘要:IR2304是美国IR公司生产的新一代半桥驱动集成芯片,该芯片内部集成了互相独立的控制驱动输出电路,可直接驱动两个中功率半导体器件如MOSFET或IGBT,动态响应快,驱动能力强,工作频率高,且具有多种保护功能。文中介绍了IR2304的功能特点、工作原理和典型应用电路。     关键词:半桥驱动集成电路;IR2304;三相桥式逆变器 1 IR2304的功能特点 IR2304是国际整流器公司(IR)新推出的多功能600V高端及低端驱动集成电路,这种适于功率MOSFET、IGBT驱动的自举式集成电路在照明镇流器、电源及电机等功率驱动领域中将获得广泛的应用。IR2304的性能特点如下: (1)芯片体积小(DIP8),集成度高(可同时驱动同一桥臂的上、下两只开关器件); (2)动态响应快。典型通断延迟时间220/220ns、内部死区时间100ns、匹配延迟时间50ns; (3)驱动能力强,可驱动600V主电路系统。具有60mA/130mA输出驱动能力,栅极驱动输入电压宽达10~20V; (4)工作频率高。可支持100kHz或以下的高频开关,可与IRF830或IRFBC30等较小巧的MOSFET或IGBT配合使用; (5)输入输出同相设计。提供高端和低端独立控制驱动输出,可通过两个兼容3.3V、5V和15V输入逻辑的独立CMOS或LSTTL输入来控制,为设计带来了很大的灵活性; (6)低功耗设计,坚固耐用且防噪效能高。IR2304采用高压集成电路技术,整合设计既降低成本和简化电路,又降低设计风险和节省电路板的空间。相比于其它分立式、脉冲变压器及光耦解决方案,IR2304更能节省组件数量和空间,并提高可靠性; (7)具有电源欠压保护和关断逻辑。IR2304有两个非倒相输入及交叉传导保护功能,整合了专为驱动电机的半桥MOSFET或IGBT电路而设的保护功能。当电源电压降至4.7V以下时,欠压锁定 ?UVLO? 功能会立即关掉两个输出,以防止穿通电流及器件故障。当电源电压大于5V时则会释放输出 ?综合滞后一般为0.3V?。过压(HVIC)及防闭锁CMOS技术使IR2304非常坚固耐用。 另外,IR2304还配备有大脉冲电流缓冲级,可将交叉传导减至最低;同时采用具有下拉功能的施密特(Schmitt) 触发式输入设计,可有效隔绝噪音,以防止器件意外开通。 IR2304采用8脚DIP或SOIC封装,其引脚排列如图1所示。该芯片与其它同类产品的特性比较见表1,从表1可看出IR2304比同类其它产品特性更优越,集成度更高。    IR2304各引脚的功能及推荐工作参数如表2所列。 表1 IR2106/2301/2108/2109/2302/2304特性比较 同类产品 输入逻辑 保护逻辑 死区时间 接地引脚 2106/2301 HIN/LIN 没有 没有 COM 21064 VSS/COM 2108 HIN/LIN 有 内部540ns COM 21084 空 空 可编程0.54~5μs VSS/COM 2109/2302 IN/SD 有 540ns COM 21094 可编程0.54~5μs VSS/COM 2304 HIN/LIN 有 内部100ns COM 表2 IR2304推荐的工作参数 符 号 名    称 最小值 最大值 单位 VIN 高低端逻辑输入(HIN、LIN) COM Vcc V Vcc 逻辑电源与低端电源电压 10 20 LO 低端驱动输出 COM Vcc Vs 高端浮偏电源参考电压 注1 600 HO 高端驱动输出电压 Vs VB VB 高端浮置电源电压 Vs+10 Vs+20 TA 环境温度 -40 125 ℃     注:1:逻辑运行时为COM-5到COM+600V,逻辑状态保持为COM-5V到COM-Vbs 2 IR2304的工作原理 IR2304的典型接线如图2所示,图中VCC为10~25V功率管门极驱动电源,可用TTL或CMOS逻辑信号作为输入,因此VCC可用一个典型值为+15V的电源。C2为自举电容,当VT1关断、VT2开通时,VCC经VD、C2、负载、VT2给C2充电,以确保VT2关断、VT1开通时,VT1管的栅极靠C2上足够的储能来驱动,从而实现自举式驱动。若负载阻抗较大,C2经负载降压充电较慢,使得当VT2关断、VT1开通时C2上的电压仍不能充电至自举电压8.2V以上时,输出驱动信号会因欠压被片内逻辑封锁,VT1就无法正常工作。每个周期VT1开关一次,C2就通过开关VT2充电一次。因此,C2的容量选择应考虑如下几点: (1)C2应为高稳定、低串联电感、高频率特性的优质电容,容量为0.1~1μF。 (2)尽量使自举上电回路不经大阻抗负载,否则应为C2充电提供快速充电通路。 (3)PWM开关频率较高时,C2应选小。当PWM工作频率较低时,若占空比较高,则VT1开通时间较长,VT2开通时间较短,因此C2应选小;若占空比较低,VT1导通脉宽较窄,则VT2导通脉宽较宽,自举电压容易满足。否则,在有限时间内无法达到自举电压,从而造成欠压保护电路工作。因此,C2的选择应综合考虑PWM变化的各种情况,最好在调试时监测HO、VS脚的波形。3 三相桥式逆变电路 由IR2304组成的三相桥式逆变器的硬件结构如图3所示。对于由六个功率元件构成的三相桥式逆变器来说,采用三片IR2304驱动三个桥臂是中小型功率变换的理想选择。 该逆变电路中的主电路可将直流电压(+DC)逆变为三相交流输出电压?U、V、W?。该直流电压(+DC)来自三相桥式整流电路,逆变电路功率元件应选用耐压为1000V的IGBT元件。 逆变器中的驱动电路使用的就是1000V的IR2304。由于三相逆变器每个周期总有一个上下管导通,故上管自举电容容易充电,三个上管自举电路可有序工作。但IR2304使用不当,尤其是自举电容选择不好,易导致芯片损坏或不能正常工作。电容C1、C2和C3分别为三路高端输出的供电电源的自举电容。单电源+15V供电电压经二极管隔离后又分别作为其三路高端驱动输出的供电电源,这样一来大大减小了控制变压器体积并减少了电源数目,从而降低了产品成本,提高了系统可靠性。 通过电路中的PWM控制器可为逆变器提供六路控制信号。一些模拟电路或数字电路的PWM的产生都通过专用芯片来实现,如三相PWM发生器SA8282。为了提高PWM的输出质量和可靠性,以高性能单片机和数字信号处理(DSP)等为控制核心来构成整个系统。如德州仪器TMS320LF240xDSP内部自带的事件管理器模块专门用来产生PWM。它们大部分是在16位单片机或DSP的基础上增加部分特殊的控制功能来构成专用的集成电路,应用在各种开关电源、交直流电机调速系统中。以TMS320LF240xDSP为核心的典型数字控制电机变压变频调速系统原理框图如图4所示。实验和调试结果表明,利用TMS320LF2407DSP事件管理器模块的波形发生器输出的方波可简化系统的软硬件开发,同时其PWM波形的质量和可靠性也很好。4 注意事项 用IR2304设计逆变器时,应注意以下几点: (1)当自举电压不容易满足要求时,可以取掉VD,直接给VB、VS加另一个10~25V隔离电源,但这一作法没有充分利用IR2304应有的资源和特点。对于全桥型逆变器,无需经过负载充电,这种形式的自举工作仅是C2选择问题。    (2)若使用自举技术产生VB时,则接于引脚Vcc与VB间的二极管VD应为超快恢复二极管,其反向耐压要大于600V。 (3)芯片中的输入控制逻辑电路还为同一桥臂的高端和低端提供了死区时间,以避免同一桥臂上被驱动功率元件在开关转换过渡期间同时导通。 (4)驱动电路输出串接电阻阻值一般应在 10~33Ω,而对于小功率器件,串接电阻应该增加到30~50Ω。 (5)驱动电路与被驱动功率器件的距离应尽可能短,连接线应尽可能使用双绞线或同轴电缆屏蔽线。 (6)可使用高频高速光耦合器件,如6N136、4N25等将控制部分(图3中的PWM控制器)与由IR2304构成的驱动电路隔离,使控制电路的逻辑地和驱动电路的逻辑地相互独立,以此来增强系统的抗干扰能力。 (7)在具体应用电路设计中可根据实际需要灵活变更外围电路,以满足使用需求。

    时间:2005-05-30 关键词: 集成电路 原理 驱动 电源技术解析 应用 功能 ir2304

  • Holtek 推出 A/D 型单片机

        继HT46R23、HT46R24后,盛群半导体再度推出HT46R232。此版本结合了HT46R24 提供较多I/O脚位及PWM输出的特性及优点,以及HT46R23紧凑的程序存储器(Program Memory)及数据存储器(Data Memory),提供给使用者更多的选择。      HT46R232具备4K OTP 程序存储器及192 Byte通用数据存储器,让程序撰写者在较大或较复杂数据的处理应用时,有更大的应用空间。40个I/O pin可供设计者进行多输入及输出控制的设备应用,如外部按键输入控制、直接驱动LED显示,控制外部开关器件如TRIAC、Relay等。8通道10位分辨率的A/D转换输入可监测外部模拟信号。搭配不同Sensor可应用于侦测功能,如:电池电压、电流、温度、湿度、压力、明暗度等。搭载4通道8-bit PWM高频载波输出,直接存取内部Register就能控制 PWM Duty Cycle,使 PWM的使用相当方便。PWM输出更可应用于控温、调速、定电压、定电流等方面。      HT46R232亦提供下列功能: I2C bus串行界面(Salve),使用者在On Board Communication应用方面能更方。 PFD (Program Frequency Divider) 可产生精确的频率输出,应用于音频产生,可直接驱动Buzzer等发音器件。LVR(Low Voltage Reset)用于侦测系统电压, 若系统电压低于LVR值时系统将产生复位, 以避免系统工作电压低于操作电压时造成的不稳定状态出现的可能。      HT46R232为 Holtek 新一代八位MCU, 符合工业规格需求, 提供48 SSOP及28 SKDIP/SOP封装, 适用于家电及工业控制应用。如:电磁炉、电毯、电子锅、洗衣机、烘碗机、空调设备、温控电扇、交换式电源供应器、多功能电池充电器、马达转速控制器等。      盛群同时提供软硬件功能齐全的开发系统HT-IDE3000,包含有实时仿真、内存∕缓存器存取、硬件断点逻辑设定、执行追踪分析等等功能,适合需要更快速并更有效开发程序及除错的用户使用! 

    时间:2005-05-30 关键词: 单片机 HOLTEK 推出 a/d 电源新品

  • Agilent 激光光学鼠标传感器

    安捷伦科技公司 (Agilent Technologies) 日前宣布,其激光浏览传感器技术已经向全球鼠标制造商全面开放。安捷伦公司提供的业内第一代激光光学鼠标传感器,共有三种类型:一种用于高端无线鼠标,一种用于高端有线鼠标,还有一种是专门为高性能电玩游戏的应用而设计的。 激光的照明要优于LED的照明度,它可以显示出LED光源所不能识别的可跟踪表面的结构。采用这一技术的激光鼠标可以在涂漆的金属、光滑的木纹表面、高光相纸、半透明塑料、磨砂玻璃及许多LED鼠标难以操作的表面上轻易追踪鼠标的移动。 基于安捷伦 LaserStream技术的激光鼠标以每英寸2,000点(cpi)的分辨率实现杰出的定位精确度,并可以每秒高达45英寸(ips)的最大速度和高达20g的加速度,迅速地跟踪鼠标移动。这种更高的性能可以满足电玩及苛刻的绘图应用的需求(普通用户移动鼠标的速度不会超过14 ips和2g)。此外,它还具有可调节的帧速率(传感器每秒拍摄的“快照”数量),最高可超过7,000 fps。 安捷伦的LaserStream技术可以单独元件或组合的方式提供,其组合套件包括传感器、VCSEL (垂直腔表面发射激光器)、圆形或矩形透镜及一个VCSEL组装夹。安捷伦LaserStream技术的一个关键组成部分是该公司的波长为842 nm的VCSEL:ADNV-6330。这个VCSEL采用专业设计,为激光二极管提供单一的横向模式和单一的纵向模式,与大多数氧化单模VCSEL相比,可以在广泛的输出功率上保持单模操作。ADNV-6330的工作电流低,有助于降低光学鼠标的功耗。 安捷伦激光鼠标传感器依据各种故障条件进行设计和测试,可协助鼠标制造商达到国际电工委员会(IEC)规定的IEC-60825-1视力安全中最安全的一级要求。

    时间:2005-05-29 关键词: 传感器 光学 鼠标 agilent 激光 电源新品

  • 用虚拟I2C总线技术实现SAA7111的初始化

        摘要:介绍了虚拟I2C总线技术的特点,描述了用单片机(C51)的普通I/O口以及对DSP(TMS320VC5402)的McBSP口和HPI-8口模拟I2C总线接口的设计方案,最后给出了对SAA7111进行初始化的方法。     关键词:虚拟I2C总线技术;SAA7111;DSP;I2C总线 SAA7111是Philips半导体公司生产的一种视频输入处理器(VIP),在视频采集系统中,通常需要诸如SAA7111之类的视频解码器作为模拟视频前端,而视频解码器的初始化主要通过I2C总线接口来完成。然而,目前的单片机和DSP器件大多都不带有I2C总线接口,为此,本文提出了用虚拟总线技术来模拟实现I2C总线功能,利用DSP的多功能I/O口和单片机的普通I/O口模拟I2C总线接口设计,从而实现DSP和单片机对SAA7111的初始化与控制的新方法。 1 虚拟I2C总线技术 1.1 多主方式下的I2C总线虚拟 I2C总线是Philips公司推出的一种连接IC器件的二线制总线,它既可以用于构成多主系统,又可工作在单主方式下。因为多主方式下会出现多主竞争的复杂状态,此时如果系统中没有带I2C总线接口的主控制器,那么要构成多主系统的虚拟I2C总线,就必须在虚拟I2C总线中解决多主竞争状态,而这几乎是不可能的,鉴于此,多主I2C总线系统必须使用带I2C总线接口的控制器。    1.2 单主方式下的I2C总线虚拟 当I2C总线中只有一个主器件时,I2C总线系统的工作方式称为单主方式。在单主方式下,由于I2C总线上只有一个主器件成为主节点,因此,该主器件会永远占据总线,而不会出现总线竞争,此时的主节点也不必有自己的节点地址。在这种情况下,主器件若没有I2C总线接口,就可以用主控制器的I/O口来模拟I2C总线接口。 目前,许多视频、音像电器中都采用了虚拟I2C总线技术。SAA7111的初始化控制操作就工作在单主方式下,因此可以用虚拟I2C总线技术来实现SAA7111的初始化控制。下面分别以单片机和DSP为例来说明虚拟I2C总线技术的实现方法。2 用单片机普通I/O模拟I2C总线接口 用单片机普通I/O口模拟I2C总线接口时,其硬件配置非常简单,因为单片机的I/O口很多,并且大多I/O口都是双向的,因此可以直接用两个I/O口线作为I2C总线的串行时钟线SCL和串行数据线SDA。图1所示为C51 单片机与SAA7111的硬件连接图。 当硬件配置完成后,根据I2C总线的时序特性可用软件编程来模拟I2C总线接口。图2为I2C总线的起始信号(S),它表示在SCL为高电平期间,数据线SDA由高电平向低电平变化将启动I2C总线。下面是相应的汇编程序。其它子程序可以参考I2C总线时序来实现,这里就不一一给出了。 启动I2C总线: SETB P1.0 ; SDA=1 SETB P1.1 ; SCL=1 CALL DELAY ;保持数据时间,DELAY 为延迟子程序 CLR P1.0 ; SDA=0 CALL DELAY CLR P1.1 ;钳定总线,开始发送数据 RET 3 用DSP外围接口模拟I2C总线接口 由于TMS320VC5402只有两个通用的I/O引脚,且都是单向的,而在I2C总线中,SDA必须是双向的,因此必须借助于其它总线接口。 3.1 用McBSP口模拟I2C总线接口 首先,通过配置串口控制寄存器SPCR1和SPCR2以及引脚控制寄存器PCR的禁用McBSP功能,以将McBSP引脚(包括CLKX、CLKR、DX、DR、FSX、FSR、和CLKS)作为通用I/O口。现以发送器为例,当SPCR2的XRST=0、PCR的XIOEN=1时,串口发送器无效,FSX、CLKX用作通用I/O引脚。FSX和CLKX作为通用I/O端口的引脚设置情况如表1所列。以McBSP0为例,也可以从FSX0和CLKX0引出两条线分别表示SDA线和SCL线。 表1 将FXS和CLKX作为通用I/O的设置方法 引脚 FSX数据方向 CLKX数据方向 FSX输出值 CLKX输出值 FSXM CLKXM FSXP CLKXP 0 1 0 1 0 1 0 1 FSX 输入 输出 - - - 1 - - CLKX - - 输入 输出 - - 0 1 注:“-”表示无影响 图3为I2C总线的结束信号时序,下面是相应的程序: #define SPSA0 0x0038 //SPSA0指向McBSP0子地址寄存器 #define SPSD0 0x0039 //SPSD0指向McBSP0 子区数据存储器 #define PCR0 ‘0x000E //PCR0代表子地址 0x000E 结束I2C总线: void stop ? ? ? *?short *?SPSA0=PCR0; //SPSA0指向子 地址PCR0 *?short *?SPSD0=0x2A02? //初始化PCR0, 令FSX0=0,CLKX=1。即SDA=0,SCL=1 delay? ?; //延时。Delay()为延时子程序 *?short *?SPSD0=0x2A0A; //令FSX0=1, CLKX=1。即SDA=1,SCL=1 } 3.2 用HPI-8口模拟I2C总线接口 同样,首先必须禁用HPI-8的功能,这可通过设置HPI-8控制寄存器(HPIC)的HPIENA为0来完成。当HPI-8工作在通用I/O端口(GPIO)方式时,通过通用I/O控制寄存器(GPIOCR)和通用I/O状态寄存器(GPIOSR)可以控制GPIO方式下的HPI-8数据引脚。GPIOCR的DIRx(x=0~7)位为低电平表明HDx引脚为输入,高电平表明HDx为输出。 GPIOSR的D/Ox位则反映了引脚HDx的逻辑值,D/Ox为低电平表明HDx输入/输出为0,D/Ox为高电平表明HDx输入/输出为1。因为在GPIO方式下,HDx为双向I/O端口,因此可以任意选择一个HDx(如HD0)作为SDA,再用另外一个HDx(HD1)作为SCL以实现I2C总线接口的模拟。4 SAA7111的初始化 SAA7111内部有32个寄存器(Subaddress00~1FH),其中22个是可编程的。00H、1A~1CH、1FH是只读寄存器,其中00H描述的是芯片版本信息;1A~1CH是文本信息检测和解码寄存器,一般很少用到;1FH用来描述芯片的状态。02H~12H是可读写寄存器,其中02H~05H是模拟输入控制寄存器,02H用于设置模拟视频信号输入方式(共8种),03H~05H用于设置增益控制方式, 06H~12H主要用于设置解码方式,通过配置这些寄存器可以设置行同步信号的开始和结束位置,并可确定亮度、色度、饱和度的大小以及输出图像数据信号的格式。 01H、13H~19H、1DH~1EH寄存器保留使用。需要注意的是,在读00H寄存器前,必须将它初始化为0。在对多个连续的寄存器进行操作时,寄存器地址有自动加1功能。内部寄存器控制位的功能含义详见参考文献。 可以采用上面任何一种方法来模拟I2C总线接口,只是具体的编程方法应视不同的控制器而异。但软件编程具有相同之处,首先必须根据I2C总线的原理写出启动、结束、发送应答信号及读、写一个字节的程序,然后根据SAA7111的寄存器操作格式写出读、写寄存器的程序,最后根据以上子程序写出初始化SAA7111的程序段。SAA7111的初始化流程如图4所示。 以单片机为例,硬件连接见前文图1所示,其中IICSA是SAA7111的读写控制位,IICSA=0表示SAA7111的写地址为48H。这里把SAA7111初始化设定为:一路模拟视频信号输入(AI12)、自动增益控制、625行50Hz PAL制式、YUV 422 16位数字视频信号输出、设置默认的图象对比度、亮度及饱和度。相应的寄存器初始化值如表2所列。下面是向SAA7111的19个连续的子地址寄存器(00H~12H)写入一组数据的的程序。 表2 寄存器初始化值 SubAddress Data SubAddress Data 00H 00H 01H 00H 02H C1H 03H 33H 04H 00H 05H 00H 06H EBH 07H E0H 08H 88H 09H 01H 0AH 80H 0BH 47H 0CH 40H 0DH 00H 0EH 01H 0FH 00H 10H 40H 11H 1CH 12H 03H     入口参数:SAA7111写地址48H、子地址00H、发送数据缓冲区DBUF、发送字节数19。 WNBYTE:MOV R3,19 ;发送字节数19送入R3 LCALL START ;调用启动子程序 MOV A,#48H ;SAA7111写地址送入A LCALL WBYTE ;调用写一个字节子程序 LCALL CHECK ;调用检查应答位子程序 JB F0,NEXT0 ;有应答,转到NEXT0,其 中F0为应答标志位,F0=1 表示有应答 AJMP WNBYTE ;无应答,重新发送 NEXT0:MOV A, 00H ;SAA7111子地址送入A LCALL WBYTE LCALL CHECK JB F0,NEXT1 AJMP START    MOV R2,#DBUF ;发送数据缓冲区首地址 送入R2 NEXT1:MOV A, @R2 ;发送数据缓冲区数据送 入A LCALL WBYTE LCALL CHECK JNB F0,WNBYTE ;未应答,重新发送 INC R2 DJNZ R3,NEXT1 ;发送完否?未完,继续发送 EXIT: LCALL STOP ;发送完毕?调用结束子程序 RET 5 结束语 对一个典型的以DSP为核心处理器的视频采集系统而言,用单片机普通I/O口模拟I2C总线接口的编程比较简单,操作也很方便,但是相应的会增加设计成本,因为系统要额外的增加一片单片机。而用DSP的McBSP口或者HPI-8口模拟I2C总线接口,虽然不必考虑成本问题,但是必须要禁用McBSP或者HPI-8的功能,这对系统中DSP功能的扩展来说是不利的。

    时间:2005-05-29 关键词: i2c 总线 技术 虚拟 实现 电源技术解析 初始 saa7111

  • 欧胜DVD-RW 和PVR应用编解码器

    欧胜微电子有限公司(Wolfson)现已推出一款新型立体声编解码器(CODEC),它具有在不同的采样率上同步运行模数转换器(ADC)和数模转换器(DAC)的功能。这种功能可完美应用在DVD刻录机(DVD-RW )、液晶电视(LCD TV)以及类似消费电子应用中,满足最终用户同时进行播放和录制DVD 或电视内容的需求。欧胜WM8591编解码器的产品特色是使用了一个独立的、小型的编解码器芯片代替两个单独的模数转换器和数模转换器芯片,为设计者提供了节约元器件成本、减少外部元件数量和减小PCB面积的可能,从而超越了现有的解决方案。 WM8591还包括一个模拟可编程增益放大器(PGA)。PGA可以用来调节模拟输入的灵敏度,以确保录音电平一致,也可以作为一个限制器来避免模拟输入过载失真。 WM8591是一个单端输入、双线控制的WM8590版本,它带有一个性能卓越的、信噪比为110dB的数模转换器和一个信噪比为102dB的模数转换器。与许多要求多线控制系统的、传统的解决方案不同,这个单独的双线接口可连接到包括音量控制、静音和信号还原(de-emphasis)等各种设备,很大程度上缩短了设计周期。到模数转换器的各种单端输入和来自数模转换器多个差分输出,进一步支持了设计者在减少系统复杂性的同时获得高性能。 与WM8590相同,新的WM8591以24-bit Σ-Δ(sigma delta)模数转换器为基础,带有一个可编程输入增益和限幅器控制。模拟增益可以以0.5dB 为步进在+24 到–21dB之间调节,同时数字增益在0.5dB 步进时的可编程范围为–21.5dB 到 –103dB。它支持的输出字长为16到32位,同时采样率为32 到96 kHz。该器件的音频数据接口支持I2S、左端对齐、右端对齐( left-justified, right-justified)和DSP 格式。数模转换器支持的采样率为32 到 192 kHz,可独立于模数转换器的采样率进行编程。 欧胜WM8591现可提供样品,第四季度将批量供货。购买数量为10,000片时价格为1.45美元。

    时间:2005-05-29 关键词: 解码器 欧胜 应用 pvr 电源新品 dvd-rw

  • Microchip 16位数字信号控制器

    Microchip Technology Inc.(美国微芯科技公司)日前宣布其两款16位dsPIC®数字信号控制器(DSC)已投入量产。新器件的指令执行速度可达20至30 MIPS,配备闪存程序存储器,具有自编程能力,能在工业级和扩展级温度范围内工作。   Microchip 的dsPIC30F3012和dsPIC30F3013传感器系列器件具有24KB闪存程序存储器,并可采用内部振荡器实现全速运行。dsPIC30F3012和dsPIC30F3013分别采用18引脚和28引脚封装,最小的封装为8x8 mm QFN封装,很适合传感器处理等需要高性能和小体积的应用。 由于分布式传感器处理可减轻32位中央处理器的任务负荷,同时使传感器处理更靠近传感器,从而降低传感器与处理器之间的感应噪声,因此分布式传感器处理方式日渐流行。dsPIC30F3012和dsPIC30F3013具有独特的功能,是实现传感器分布式智能的理想解决方案,可适用于玻璃碎裂检测、汽车撞击检测、MEMS传感器与陀螺仪的接口和气体检测系统等应用。 Microchip的dsPIC数字信号控制器既拥有16位闪存单片机的高性能,又兼具数字信号处理器(DSP)的计算能力和数据吞吐能力。dsPIC数字信号控制器以16位单片机为内核,具有功能强大的外设和快速中断处理能力,并融合了可管理高速计算活动的DSP功能,堪称嵌入式系统设计的最佳单芯片、单指令流解决方案,从而使设计人员能够将多种功能集成在一起,同时节省电路板空间。   dsPIC30F3012/3013能在2.5V至5.5V电压范围内运行,有助于抗噪声干扰或减少电压转换逻辑。Microchip的增强型闪存自编程功能支持闪存程序存储器的远程升级,在最终用户的应用中仍然可以进行代码修改。其他主要功能包括: ·    24KB闪存程序存储器,能耐受10万次擦写(典型值),数据保存可达40年以上,并且能在较宽的工作电压和温度范围下工作 ·    2 KB SRAM及1 KB高耐用性EEPROM数据存储器 ·    12位模数转换器,配备最多10条信道和 200Ksps的采样率 ·    3个16位定时器 ·    配备SPI™、I2C™及最多2个UART(dsPIC30F3012有1个UART)

    时间:2005-05-27 关键词: 数字 Microchip 控制器 信号 电源新品

发布文章