Analog Devices, Inc. (ADI)推出新款12位和10位混合信号前端(MxFE),有助于开发人员降低无线基础设施和便携式无线电设备的功耗,并缩减电路板空间。与竞争器件相比,12位AD9963和10位AD9961 MxFE的功耗降低40%,印刷
整合低功耗设计、验证和提高生产力的EDA工具将领先的设计、验证和实现技术与CPF相集成 Cadence Low-Power Solution是用于低功耗芯片的逻辑设计、验证和实现的完全集成的、标准化的流程,将领先的设计、验证和
二十多年来,FPGA 为世人提供了最灵活、适应性极强、快速的设计环境。早期的 DSP 设计人员发现,可将一种可再编程的门海用于数字信号处理。如果把内置到 FPGA 架构中的乘法器、加法器和累加单元结合起来,就可以
随着工艺技术向65nm以及更小尺寸的迈进,出现了两类关键的开发问题:待机功耗和开发成本。这两个问题在每一新的工艺节点上都非常突出,现在已经成为设计团队面临的主要问题。在设计方法上从专用集成电路(ASIC)和专
2009年以16%市占率,拿下全球模拟IC龙头霸主的德仪(Texas Instruments;TI),这几年来在模拟IC市场上除了透过不断的购并案,壮大自家模拟IC解决方案的完整性及竞争力外,2009年更是领先同业,率先将旗下模拟IC产品线
2009年以16%市占率,拿下全球模拟IC龙头霸主的德仪(Texas Instruments;TI),这几年来在模拟IC市场上除了透过不断的购并案,壮大自家模拟IC解决方案的完整性及竞争力外,2009年更是领先同业,率先将旗下模拟IC产品线
1 引言 随着数字技术日益广泛的应用,以现场可编程门阵列FPGA(Field Programmable Gate Array)[1]为代表的ASIC[2]器件得到了迅速的普及和发展,器件的集成度和速度都在高速增长。FPGA既具有门阵列的高逻辑密度和
1 引言 随着数字技术日益广泛的应用,以现场可编程门阵列FPGA(Field Programmable Gate Array)[1]为代表的ASIC[2]器件得到了迅速的普及和发展,器件的集成度和速度都在高速增长。FPGA既具有门阵列的高逻辑密度和
摘 要:根据WCDMA多信道复用、高速率业务以及终端系统在功耗,性能,体积等方面的一系列要求,提出了一种基于时隙(slot)调度信道编解码模块中各子处理单元的方案,可使整个模块资源配置更加优化,执行效率更高。考
减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范。
视频监控系统在火车站、机场、银行、娱乐场、商场甚至家庭的安保方面都是一种关键设备。随着安全风险的日益增大,在各种应用场合对已发事件进行视频监控和记录的需求都在逐步上升,这就要求视频监控系统的新结构必须
为了使一个波形能够在多个平台包括不同的操作系统和不同的硬件上无缝移植,从手持到终端都使用同样的体系结构,提出了软件通信体系架构SCA(Software Communication Architecture),其设计分为核心框架的开发和设备节点的开发,其中对ARM处理器的组件进行了设计和封装,使得上层波形调用直接通过逻辑设备,达到上层波形应用和底层实际硬件ARM处理器分离的目的。由此推论出具有SCA功能的无线电最大限度节省波形移植费用,实现了软件无线电民用的可能性。
针对于传统的成像制导半实物仿真,具有成本高,灵活_型不强的特点,提出了基于DSP的新型的成像制导仿真方法。该方法以DSP为核心,利用FPGA及D/A转换等主要器件实现了集目标提取、跟踪、控制于一体的动态图像生成仿真系统,该系统可应用于目标模拟、导弹仿真等涉及图像仿真的领域。
以ARM9微处理器S3C2440为硬件平台核心,WindowsCE嵌入式操作系统为软件平台,构建了微型化、便携的车辆GPS定位信息采集系统。在EVC开发环境中采用MFC编程技术,编写了数据采集软件,通过RS232串口读取GPS接收设备得到的GPS原始数据帧,解析出$GPRMC,$GP-GGA信息,输出实时的时间、海拔、经纬度、速度可见卫星数信息。$GPGSV解析后获取可见卫星信息,将卫星实际的方位角、仰角立体坐标转换为站心切平面内的横纵(Px、Py)坐标,绘制出定位用的二维卫星视图。在某型军车上的实验表明
集成运放A与R1成短路电流放大器,B与R2~R6、W1构成一个反相加法器,,对运放A的输出电压V1起放大作用,其中R3,R4与W1构成电路,如果输入i=0时,运放B的输出电压VO≠0,则可移动多圈电位器W1的活动触头使VO=0,实