• 如何保证语音引擎设计的质量和性能

    目前无绳电话或IP电话使用的通用SoC集成了接入器件和统一的无线通信器件,并且在系统软件中集成软件语音引擎,可以完全支持VoIP要求的软件数字信号处理。

  • 基于DSP的USB设备固件程序开发

    本文介绍了一种采用TMS320VC5509A自带的USB模块来实现USB数据传输的方案,对该DSP内部的USB模块的构造及其传输原理做了分析,详细的介绍了如何利用CCS内部集成的片级支持库(CSL)来实现USB设备固件程序的设计,并给出了相关的部分代码。

  • 基于Nios II/s的 通用无线传感网络节点的设计

    无线传感器网络是一项基于无线网络通信,在普适环境下可实现区域性信息采集的网络技术。本文基于Nios II系列32位RISC嵌入式处理器Nios?II CPU,24位并行模/数转换芯片AD7787, 射频芯片cc2510,采用创新的三维IP地址分配法,结合传统无线网络技术和MAC协议,设计了一个通用性较强的无线传感器网络模型。同时利用太阳能和节点自身携带微型电池协同供电,太阳能充电的双模式供电法,在无线传感网络的能源问题上作出了改进。

  • 使用双处理器延长电池寿命

    在面临必须延长电池寿命的需求时,很多系统设计师认为单个芯片所消耗的功耗比两个芯片要少。原因似乎很简单:芯片间通信比单个芯片工作消耗更多的功耗,两个芯片上有更多的晶体管,因此要比有相同功能的单芯片有更多的漏电流。但功耗节省技术却给这种传统观点迎头一击。 DSP设计师将更多的功能,如加速器、通信模块和网络外设集成到DSP芯片上,使芯片对工程师更为有用。但这种更强大的芯片在完成简单的内务管理或监控任务时,会消耗比该任务所需更多的功耗。在多种情况下,设计师无法只启用DSP芯片中所需部分的功能。

  • 基于AK3210M处理器的多媒体手机设计

    随着手机从单纯的语音交流工具发展成集通讯、成像、游戏于一体的多媒体设备,应用处理器正在取代基带芯片成为手机的核心。本文介绍了集成全方位的多媒体处理与加速模块,可支持400万CMOS图像传感器>像素的CMOS、CCD照相机以及3D游戏的AK3210M应用处理器及以它为核心的多媒体手机设计。

  • 基于DSP的调频调制器设计

    软件无线电的基本思想是以开放的、可扩展的、结构最简的硬件为通用平台,把尽可能多通信功能用可升级、可替换软件来实现。其中心思想是:构造一个具有标准化、模块化的通用硬件平台,并通过软件加载实现各种无线通信功能的一种开放式体系结构。本文基于这一思想,首先构造一个DSP与PC机接口的硬件平台,继而在该平台上实现较为简单的FM调制器。该系统的实现为以后研究基于软件无线电其他制式的调制解调器提供了基本平台。

  • FPGA系统的供电要求和最新DC/DC稳压器解决方案

    随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,

  • FPGA系统的供电要求和最新DC/DC稳压器解决方案

    随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,

  • 电源架构和电源管理总线

    人们需要高效率、低功耗、符合能效规范的电子设备,需要更高性能、更小形状因数的无线系统,这为电源和电源管理设计提出巨大的排战。设计人员要为各种DSP、MCU、FPGA、ASIC、音频/视频和显示电路提供多电压、更大电流、更高效率、更低功耗、更低噪声、更小形状因数的电源和电源管理。为此出现了各种各样的电源架构来满足变化的电源管理要求。

  • 电源架构和电源管理总线

    人们需要高效率、低功耗、符合能效规范的电子设备,需要更高性能、更小形状因数的无线系统,这为电源和电源管理设计提出巨大的排战。设计人员要为各种DSP、MCU、FPGA、ASIC、音频/视频和显示电路提供多电压、更大电流、更高效率、更低功耗、更低噪声、更小形状因数的电源和电源管理。为此出现了各种各样的电源架构来满足变化的电源管理要求。

  • 电源架构和电源管理总线

    人们需要高效率、低功耗、符合能效规范的电子设备,需要更高性能、更小形状因数的无线系统,这为电源和电源管理设计提出巨大的排战。设计人员要为各种DSP、MCU、FPGA、ASIC、音频/视频和显示电路提供多电压、更大电流、更高效率、更低功耗、更低噪声、更小形状因数的电源和电源管理。为此出现了各种各样的电源架构来满足变化的电源管理要求。

  • 设计技术问答:FPGA设计的安全性考量

    本文以提问的形式讲述了FPGA设计安全性考量

  • 设计技术问答:FPGA设计的安全性考量

    本文以提问的形式讲述了FPGA设计安全性考量

  • 基于ARM的可定制MCU可承担FPGA的工作

    如今的产品生命周期可能短至六个月,因此在这种情况下要想取得定制ASIC的低成本、低功耗和高性能优势几乎是不可能的。定制ASIC的设计周期通常要一年左右,这通常要比终端产品的生命周期还要长。另外,标准单元ASIC还具有NRE费用(非重复工程成本),对于基本的0.13微米设计,该成本约为30万美元,而对于具有复杂IP内容的90nm设计将超过100万美元。因而当每年的批量小于10万片时,从经济角度看就不具有可行性。

  • 边界扫描在带DSP芯片数字电路板测试中的应用

    在现代雷达系统中,带有DSP(数字信号处理器)芯片的数字电路板应用很广。DSP芯片基本支持IEEE 1149.1标准,并且在电路板中形成了边界扫描链,支持边界扫描测试。 在DSP电路板中有这样一类集成电路,它们属于非边界扫描器件,位于电路板边缘连接器和由DSP芯片形成的边界扫描链之间。这部分器件的功能测试难以进行。首先,这些带DSP的电路板有独立的时序,所以不能单独采用传统的通过外部接口输入测试矢量的方法进行测试;其次,边界扫描测试只能对与DSP芯片相连的引脚进行互连测试,可检测短路故障,但是难以进

发布文章