Altera公司日前宣布,开始量产发售40-nm Stratix® IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K逻辑单元(LE),非常适合需要高密度、高性能和低功耗FPGA的各类高端应用,包括ASIC原型开发和仿真、无
提出一种新的高速并行采样技术架构以及基于可编程芯片技术和支持灵活配置的并行处理嵌入式硬件架构。该平台集多通道高速采集、大容量数据存储、高性能DSP与大规模FPGA紧耦合实时处理等功能于一体,在综合集成与应用方面具有创新性,能够保障对多模式、多速率、多频段信号分析在信号层上频域的宽阔全覆盖和时域的连续性,同时又因其硬件上提供了丰富的资源裕量,因而可以满足信息层上对多种标准和协议分析的需求及应对其未来的演进。
ispPAC-POWR1220AT8集成了在系统可编程逻辑和在系统可编程模拟功能,是通用的电源监视器,顺序和余量控制器,它提供12个单独的模拟输入通道,用来监视多达12个电源测试点. POWR1220AT8提供和IPMC标准的命令接口,能把板上
ispPAC-POWR1220AT8集成了在系统可编程逻辑和在系统可编程模拟功能,是通用的电源监视器,顺序和余量控制器,它提供12个单独的模拟输入通道,用来监视多达12个电源测试点. POWR1220AT8提供和IPMC标准的命令接口,能把板上
ispPAC-POWR1220AT8集成了在系统可编程逻辑和在系统可编程模拟功能,是通用的电源监视器,顺序和余量控制器,它提供12个单独的模拟输入通道,用来监视多达12个电源测试点. POWR1220AT8提供和IPMC标准的命令接口,能把板上
AD5203集成了SMBus 和PWM输入的8串白光LED(WLED)驱动器,采用电流模式和升压转换器技术,具有高效率.AD5203集成了0.15 Ω, 2.9 A的开关,工作频率在350kHz和1MHz间选择.输入电压从6V到21V,最大输出电压可调至45V,调光频
AD5203集成了SMBus 和PWM输入的8串白光LED(WLED)驱动器,采用电流模式和升压转换器技术,具有高效率.AD5203集成了0.15 Ω, 2.9 A的开关,工作频率在350kHz和1MHz间选择.输入电压从6V到21V,最大输出电压可调至45V,调光频
一、自旋锁 自旋锁是专为防止多处理器并发而引入的一种锁,它在内核中大量应用于中断处理等部分(对于单处理器来说,防止中断处理中的并发可简单采用关闭中断的方式,即在标志寄存器中关闭/打开中断标志位,不需要自
DS18B20构成的测温系统,测量温度精度达到0.1度,测量的温度的范围在-20度到+50度之间,用4位数码管显示出来。 DPY-1实验板连接 用排线把JP-CODE连到JP8是,注意:a接P0.0;b接P0.1;c接P0.3…… 把JP-CS连到J
LTC4280是带I2C兼容监视的热插拔控制器,从而允许板能安全插入和拔出带电的背板. LTC4280的I2C接口和板上8位ADC能监视负载电流,电压和故障状态.工作电压从2.9V到15V,可调过流滤波器时间,具有用于外接N-MOSFET的高边驱
一个包含三个极点和一个零点的波特图将用来分析增益和相位裕度。假设直流增益为80dB,第一个极点发生在100Hz处。在此频率时,增益曲线的斜度变为-20dB/十倍频程。1kHz处的零点使斜度变为0dB/十倍频程,到10kHz处增益
接地电流或静态电流 (IGND 或 IQ)、电源波纹抑止比 (PSRR)、噪声与封装大小通常是为便携式应用决定最佳LDO选择的要素。在选择低压降线性调节器(LDO) 时,需要考虑的基本问题包括输入电压范围、预期输出电压、负载电
1. 输入输出电压差输入输出电压差是低压差线性稳压器最重要的参数。在保证输出电压稳定的前提下,该电压差越低,线性稳压器的性能越好。比如,5.0V的低压差线性稳压器,只要输入5.5V,就能使输出电压稳定在5.0V。2.
本实验以前一个实验(运行LwIP网络协议栈)为基础,请在阅读本实验之前,先行阅读一下前一个实验。 1. 点击 uClinux For Nios II 下载 uClinux 开发包,并按其说明安装到电脑上。 2. 将 C:alterakits ios2_60inec
电子仿真软件MultiSIM最初由加拿大的IIT 公司推出,从Multisim2001开始到后来的Multisim7和Multisim8止;Multisim9到目前的Multisim10版本,已改由美国国家仪器公司(NI公司)所推出。Multisim版本每次升级,软件功能都