当前位置:首页 > > 凡亿PCB
[导读]邮票孔:主板拼版里面,小板和小板之间需要筋连接,为了便于切割,筋上面会开一些小孔,类似于邮票边缘的那种孔。形似邮票中分割的圆孔设计,其优点为强度比V-Cut好,可直接折断,但缺点是折断面不易控制精准,若距离线路过,容易出现线路损伤,反而造成报废。

4.26  PCB设计中的邮票孔封装如何制作?

答:邮票孔:主板拼版里面,小板和小板之间需要筋连接,为了便于切割,筋上面会开一些小孔,类似于邮票边缘的那种孔。形似邮票中分割的圆孔设计,其优点为强度比V-Cut好,可直接折断,但缺点是折断面不易控制精准,若距离线路过,容易出现线路损伤,反而造成报废。

图4-64 邮票孔拼板

一般来说,PCB拼板可采用邮票孔技术或双面对刻V形槽的分割技术,在采用邮票孔时,应注意搭边应均匀分布在每块拼板的四周,以避免焊接时由于PCB板受力不均匀而导致变形。

添加邮票孔的注意事项:

1)拼板与板间距1.6mm至2mm 等。

2)邮票孔:8-10个0.5mm的孔,孔间距:0.2mm,孔中心距:1mm。

3)加两排,邮票孔伸到板内,如板边有线需避开 (延伸到板内: 掰开后留下的毛刺不影响外形尺寸。我们常说的用负公差)。加完邮票孔,孔两边的外形连起来,方便后工续锣带制。

邮票孔的制作步骤:

1)执行菜单命令“放置→焊盘”放置0.5mm的焊盘到板框线上,邮票孔是非金属化的无盘孔,所以孔跟盘的尺寸都是0.5mm,如图4-65所示,取消勾选“Plated”即是非金属化孔。

图4-65  邮票孔属性设置

1)复制过孔,在原来的地方利用“特殊粘贴”直接复制粘贴焊盘,中心间距1mm,复制数量在4-5个,分别放置到拼板两边板框,如图4-66所示。

2)执行菜单命令“放置→圆弧→圆弧(边沿)”也可执行Altium快捷键“PAE”快速放置圆弧,命令位置如图4-67所示。并点击上下两个过孔将孔两边的外形连起来,至此我们的邮票孔制作完毕,效果完成图如图4-68所示。

图4-66  孔的放置图

图4-67放置圆弧

图4-68  邮票孔拼板

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

全球半导体封装市场正向PLP、ECP等先进技术倾斜,以应对5G和高性能计算需求。但国内上规模的PLP厂商不超过五家,芯友微凭借技术创新和成本优势已占据一席之地。面对行业竞争和终端需求波动,张博威认为:“机会永远都在,关键...

关键字: PLP ECP 封装 芯友微 XINYOUNG

在半导体封装领域,BGA(球栅阵列)封装技术凭借其高引脚密度、低电阻电感和优异散热性能,已成为高性能芯片的主流封装形式。然而,随着芯片集成度与功率密度的持续提升,BGA焊点中的裂纹与微孔缺陷逐渐成为制约产品可靠性的核心问...

关键字: BGA裂纹 半导体 封装

上海2025年8月20日 /美通社/ -- 今日,全球领先的集成电路成品制造和技术服务提供商长电科技(600584.SH)公布了2025年半年度报告。财报显示,今年上半年长电...

关键字: 封装 长电科技 系统集成 汽车电子

在嵌入式系统开发中,硬件抽象层(Hardware Abstraction Layer,HAL)起着至关重要的作用。它为上层软件提供了统一的硬件访问接口,隐藏了底层硬件的细节,使得软件具有更好的可移植性和可维护性。C++作...

关键字: 嵌入式C++ HAL 寄存器 封装

在当今科技飞速发展的时代,半导体产业无疑是全球经济和科技竞争的核心领域。随着摩尔定律逐渐逼近物理极限,传统的芯片制程微缩面临着巨大挑战,而先进封装技术却异军突起,成为推动半导体产业持续发展的新引擎。尤其是国产先进封装技术...

关键字: 半导体 芯片 封装

在IEDM2024上,英特尔代工的技术研究团队展示了晶体管和封装技术的开拓性进展,有助于满足未来AI算力需求。

关键字: 晶体管 封装 AI算力

由Manz亚智科技主办,未来半导体协办的“FOPLP、TGV、异质整合结构芯片封装技术创新论坛”将于12月4日在苏州尼盛万丽酒店召开。本次论坛将以“‘化圆为方’解锁高效封装 • CoPoS赋能芯未来”为主题,全面探讨当前...

关键字: 封装 半导体

一种集成FPGA(现场可编程门阵列)和DSP(数字信号处理器)芯粒的异构系统级封装(SiP)是一种具有创新性和实用性的技术解决方案。以下是对这种异构系统级封装的详细解析:

关键字: FPGA DSP芯粒 封装
关闭