当前位置:首页 > 消费电子 > 消费电子
[导读]一般来说,转换器应在合理范围内超出传导 EMI 一定的裕度,为达到辐射限值预留空间。幸运的是,多数减少传导发射的步骤对于抑制辐射 EMI 同样有效。

本文主要介绍这些方面的内容,专门聚焦于带有集成功率 MOSFET 和控制器的转换器解决方案,提供抑制 EMI 的实例和应用指导。一般来说,转换器应在合理范围内超出传导 EMI 一定的裕度,为达到辐射限值预留空间。幸运的是,多数减少传导发射的步骤对于抑制辐射 EMI 同样有效。

了解 EMI 的相关挑战

DC/DC 转换器中的 EMI 主要由其快速开关的电压和电流特性所致。与转换器的不连续输入或输出电流相关的 EMI 相对容易处理,但更大的问题是开关电压 dv/dt 和电流 di/dt 中的谐波成分,以及与开关波形相关的振铃。

图 1 所示为存在噪声的同步降压转换器的开关 (SW) 电压波形。振铃频率范围为 50MHz 至 200MHz,具体取决于寄生效应。此类高频成分可以通过近场耦合传播到输入电源线、周边元器件或输出总线(如 USB 电缆)。体二极管反向恢复存在类似的问题,随着恢复电流流入寄生回路电感,振铃电压升高。


poYBAGQjlu-AGQ-lAAX_5eosUbE329.png

图 1:同步降压转换器在 MOSFET 导通和关断开关转换期间的开关节点电压波形和等效电路

图 2 的原理图标识了降压转换器电路的两条重要回路。最大限度缩减电源回路的面积至关重要,原因是该参数与寄生电感和相关 H 场传播成正比。主要设计目标是通过减小寄生电感最大程度提升寄生 LC 谐振电路的谐振频率。此举可以降低存储的无功能量总值,减少开关电压峰值过冲。


pYYBAGQjlvCAAby7AAKnl_uDTVs308.png

图 2:简化的同步降压转换器原理图(针对 EMI 标出了关键回路和走线)

在图 2 所示的自举电容回路中,高侧 MOSFET 的导通速度由一个标记为 RBOOT 的可选串联自举电阻进行控制。自举电阻会改变驱动电流瞬变率,降低 MOSFET 导通期间的开关电压和电流转换率。另一种方法是在 SW 和 GND 之间添加一个缓冲电路。同理,该缓冲电路应根据每次开关转换时的瞬态电流尖峰,占用最小的回路面积。当然,缓冲电路和栅极电阻会增加开关功率损耗,需要在效率和 EMI 之间进行权衡。如果效率和散热性能同样非常重要,则需要使用其他技术解决 EMI 相关的挑战。

转换器的 PCB 布局

表 1 至表 5 总结了通过优化 PCB 布局及元器件排布削弱 DC/DC 转换器 EMI 信号的基本准则。我将在本文的后续部分提供一项 PCB 布局案例研究,探讨如何优化降压转换器的 EMI 特性。

表 1:布线及元器件排布。

1将所有功率级元器件排布在 PCB 顶部。

- 避免将电感放在底部,以免对 EMI 测试装置的基准平面产生辐射。

2将 VCC 或 BIAS 的旁路电容(从输出端)放置于靠近各自引脚的位置。

– 在将 AGND 引脚与 GND 相连之前,首先电路中连入 CVCC 和 CBIAS 电容。

3将自举电容与邻近的 BOOT 和 SW 引脚相连接。

- 利用邻近的接地覆铜屏蔽 CBOOT 电容和开关节点,降低 CM 噪声。

表 2:GND 平面设计。

1将 PCB 分层板中的第 2 层 GND 平面尽可能固定在靠近顶层的位置。

- 消除 H 场、降低寄生电感并屏蔽噪声。

2使用位于顶层与第二层之间的低 z 轴间距获得最佳映像平面效果。

- 在 PCB 分层规范中将层间距定义为 6 mil。

表 3:输入和输出电容。

1放置 CIN,尽量减小将 CIN 连接到 VIN 和 PGND 引脚所形成的回路面积。

2CIN 和 COUT 的接地返回路径应由集中放置的顶层平面组成。

- 使用多个外部或内部 GND 平面连接 DC 电流路径。

3在 VIN 和 PGND 附近使用外壳尺寸为 0402 或 0603 的陶瓷输入电容,以便最大限度减小寄生回路电感。

表 4.电感和开关节点布局。

1将电感放置在 IC 的 SW 引脚附近。

- 尽量减小开关节点覆铜区域的表面积,避免电容过度耦合。

2使用邻近的接地保护并通过屏蔽限制开关节点噪声。

3检查电感点位置,确保与 SW 相连的绕组末端位于电感绕组几何结构内部的底部,由连接到 VOUT 的绕组的外层绕线提供屏蔽。

4尽可能使用电场屏蔽电感。将屏蔽端子与 PCB 接地平面相连。

5选择在封装下方设有端子的电感。

- 避免使用可能产生天线辐射效应的大型侧壁式端接。

表 5.EMI 管理。

1将 EMI 滤波器元器件排布在远离开关节点的位置。

- 如果 EMI 滤波器与功率级的分隔距离不足,可将 EMI 滤波器放在电路板上转换器的对侧。

2在 EMI 滤波器下方的所有层上开口,以防寄生电容路径影响滤波器的衰减特性。

3根据需要,可添加一个与 CBOOT 串联的电阻(最好小于 10Ω),限制高侧 MOSFET 导通速度,从而降低开关节点电压转换率,减少过冲和振铃。

4如果需要开关节点 RC 缓冲电路,可将封装最小的元器件与 SW(通常为电容)相连。

5使用具有内部接地平面的四层 PCB,与双层设计相比,其性能得到显著提升。

- 避免阻断 IC 附近的高频电流路径。

EMI 输入滤波器

图 3 所示为典型的多级 EMI 输入滤波器。低频和高频部分可提供 DM 噪声衰减,也可选择 p 级,通过 CM 扼流器提供 CM 衰减。标记为 CBULK 的电解电容具有固有的串联电阻 (ESR),可用于设置所需阻尼,降低转换器输入的有效品质因子,保持输入滤波器的稳定性。

DM 电感的自谐振频率 (SRF) 限制滤波器第一级可实现的高频 DM 衰减。滤波器第二级通常至关重要,其使用铁氧体磁珠在高频条件下提供附加的 DM 衰减,此时额定阻抗通常为 100MHz。标记为 CF1 和 CF2 的陶瓷电容可将噪声分流到接地端。


poYBAGQjlvGAfU60AALC5w1PHoI914.png

图 3:具有 DM 和 CM 级的三级 EMI 输入滤波器

DM 滤波器的电感一般设置为削弱基波和低频谐波的值。应使用尽可能小的电感来满足低频滤波要求,因为匝数较多的大电感具有较高的等效并联电容 (EPC),导致其 SRF 较高,影响其在高频下的性能。

标记为 LCM 的 CM 扼流器针对 CM 电流提供较高的阻抗,其泄漏电感也可提供 DM 衰减。然而,在部分要求接地连接必须保持完好的应用中,该元器件不适用,这些应用需要更安静的转换器设计,CM 扼流器不再是首选。

为了演示 CM 扼流器的效果,图 4 展示了德州仪器 (TI) LM53603,这是一款采用双层 PCB 的 36V、3A DC/DC 转换器解决方案 [7]。该器件的功率级位于顶层,EMI 输入滤波器则放置于底部。如图 4 中的布局所示,滤波器附近的接地平面覆铜区可借助过孔缝合提供屏蔽效果。此外,在滤波器级以下的所有层中插入敷铜层切口,可避免 VIN 和 GND 走线之间产生寄生电容,从而为噪声电流提供绕过 CM 扼流器的路径并让步于滤波器的阻抗特性。


pYYBAGQjlvKAZ-vBAAvYY62dGog350.png

图 4:DC/DC 转换器原理图和 PCB 布局实施方案

图 5 所示为国际无线电干扰特别委员会 (CISPR) 25 针对图 4 的转换器设计在 150kHz 至 108MHz 之间进行的传导发射测量。我们提供了使用与不使用 CM 扼流器两种情况下的测量结果。使用 Rohde & Schwarz 的频谱分析仪,所得检测器扫描结果的峰值和平均值分别以黄色和蓝色表示。红色限值图象为 5 类峰值和平均值限值(峰值限值通常比平均值限值高出 20dB)。


poYBAGQjlvOAbRYfAAnRH7W3wno854.png

图 5:CISPR 25 在使用 CM 扼流器 (a) 与不使用 CM 扼流器 (b) 情况下进行的传导 EMI 测量

金属外壳屏蔽

另一种优化高频 EMI 性能的有效方式是添加金属外壳屏蔽层,从而阻挡辐射电场。外壳通常由铝制成,采用框架(敞开式)或封闭式设计实施方案。屏蔽外壳可覆盖除 EMI 滤波器之外的所有功率级元器件,外壳与 PCB 上的 GND 相连,基本形成了一个带有 PCB 接地平面的法拉第笼。

这使得从开关单元到 EMI 滤波器或长输入线连接(也用作天线)的辐射噪声耦合显著减少。当然,这会产生额外的元器件和装配成本,导致散热管理和散热测试的难度增加。铝电解电容的外壳也可以提供电场屏蔽,为实现此目的,可在电路板上针对性地放置该电容。

DC/DC 转换器案例研究

图 6 为 60V、1.5A 单片式集成同步降压转换器电路的原理图,该电路通过多项功能实现最佳 EMI 性能。该原理图还显示了一个两级 EMI 输入滤波器级,旨在满足汽车或噪声敏感型工业应用的 EMI 规范。为了帮助实现最佳的 PCB 布局,原理图中将高电流走线(VIN、PGND、SW 连接)、噪声敏感型网络 (FB) 和高 dv/dt 电路节点(SW、BOOT)突出显示。


pYYBAGQjlvSACD0EAATxLHHfRY4531.png

图 6:采用 EMI 优化型封装和引脚布局的 DC/DC 转换器。内置一个两级 EMI 输入滤波器

a. 引脚布局设计

图 6 所示的转换器 IC 优势在于,其 VIN 和 PGND 采用对称且均衡的引脚排布。该转换器利用两个并联的输入回路使寄生回路电感成功减半。上述回路在 PCB 布局中标记为“IN1”和“IN2”,如图 7 所示。两个外壳尺寸为 0402 或 0603 的小型电容(在图 6 中分别标记为 CIN1 和 CIN3)放置在尽可能靠近 IC 的位置,最大限度减小输入回路面积。两个回路中的环流产生相反的磁矩,消除 H 场并降低有效电感。为了进一步降低寄生电感,PCB 第 2 层(紧靠顶层电源电路的下方)的 IN1 和 IN2 回路下方设有返回电流的连续接地平面,可使场效应自行消除。

在电感两侧各使用一个陶瓷输出电容(COUT1 和 COUT2)同样能够优化输出电流回路。在输出端引出两个并联的接地返回路径可以将返回电流分成两部分,有助于减弱“地弹反射”效应。


poYBAGQjlvWAO5XgAAZTSLesIDQ165.png

图 7:仅部署在 PCB 顶层的功率级布局

SW 引脚位于 IC 中心,因此辐射电场会由 IC 两侧相邻的 VIN 和 PGND 引脚屏蔽。GND 平面覆铜区可对将 IC 的 SW 引脚连接到电感端子的多边形覆层施加屏蔽。SW 和 BOOT 的单层布局意味着 PCB 的底侧不会有 dv/dt 较高的过孔。这样可以避免在 EMI 测试期间,电场与基准接地平面耦合。

b. 封装设计

与优化的引脚排布类似,电源转换器 IC 封装设计也是改善 EMI 信号的关键属性。例如,德州仪器 (TI) 的 HotRodÔ 封装技术采用引线框上倒装芯片 (FCOL) 的方式,规避了功率器件线焊导致封装寄生电感过高的情况。如图 8 所示,IC 以上下翻转的形式放置,IC 上的铜柱(也称为凸点或支柱)直接焊接到引线框架。这种构造方法能够提升密度并较薄的外型,因为每个引脚都与引线框架直接相连。从 EMI 角度来看,最重要的一点是,与传统线焊封装相比,HotRod 封装降低了封装的寄生电感。


pYYBAGQjlvaAa_iFAALrygAczcQ021.png

图 8:QFN 线焊封装 (a) 和 HotRod FCOL (b) 封装的结构对比

HotRod 封装不仅可以在开关换向(50MHz 至 200MHz 频率范围)期间减少振铃,还可以降低导通和开关损耗。图 9 所示为开关节点电压振铃随之得到改善的情况。图 8 所示为图 6 中的转换器在 150kHz 至 108MHz 下测得的传导发射。测量结果符合 CISPR 25 5 类要求。


poYBAGQjlveAeVbOAAZQOpRVxVI152.png

图 9:使用传统线焊封装的转换器 (a) 和 HotRod FCOL 转换器 (b) 时的开关节点电压波形


pYYBAGQjlviAGD6UAATYncIPkSk552.png

图 10:CISPR 25 传导发射测量结果,(a) 频率范围为 150kHz 至 30MHz,(b) 频率范围为 30MHz 至 108MHz

总结

在本文中,我讨论了使用电源转换器 IC 的 DC/DC 稳压器电路可以采用的 EMI 抑制技术。减弱 EMI 的 PCB 布局步骤包括尽量减小布局中的电流“热回路”面积、避免阻断电流路径、采用具有内部接地平面的四层 PCB 结构实现屏蔽(屏蔽效果远超双层 PCB),以及通过尽量减小开关节点覆铜区域面积来降低电场辐射耦合。

转换器封装类型是一项重要的选择标准,新一代器件的开关节点振铃和引脚设计得到显著提升,有助于实现最优的电容放置方案。从输入滤波的角度而言,抑制低频噪声(通常小于 10MHz)相对容易,使用传统的 LC 滤波器级即可实现。然而,抑制高频噪声(10MHz 以上)通常需要额外使用 CM 扼流器和/或铁氧体磁珠滤波器级。焊接到 PCB 接地平面的金属外壳屏蔽层也能有效减轻高频发射。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

三款新器件为SMD的高功率系统带来了SuperGaN的常闭型(Normally-Off D-Mode)平台优势,此类高功率系统需要在高功率密度的情况下实现更高的可靠性和性能,并产生较低的热量

关键字: 人工智能 氮化镓 FET

以下内容中,小编将对场效应管的相关内容进行着重介绍和阐述,希望本文能帮您增进对场效应管的了解,和小编一起来看看吧。

关键字: 场效应管 场效应晶体管 FET

我们将在电机驱动器电路和开关稳压器中看到的一种非常常见的结构使用两个功率 FET,一个堆叠在另一个之上。在操作中,上下 FET 轮流导通。首先,上部 FET 开启,下部 FET 关闭。然后他们切换状态。

关键字: 电机驱动器 电源 FET

由于具有更好的品质因数,氮化镓等宽禁带半导体提供比硅更高的功率密度,占用的芯片面积更小,因此需要更小尺寸的封装。假设器件占用的面积是决定热性能的主要因素,那么可以合理地假设较小的功率器件会导致较高的热阻。3,4本文将展示...

关键字: GaN FET 热管理

栅极控制块或电平转换块控制 MOSFET 的 V G 以将其打开或关闭。门控的输出直接由它从输入逻辑块接收的输入 决定。 在导通期间,栅极控制的主要任务是对 EN 进行电平转换,以产生高(N 沟道)或低(P 沟道)...

关键字: FET 负载开关

高端负载开关及其操作仍然是许多工程师和设计师的热门选择,适用于电池供电的便携式设备,例如功能丰富的手机、移动GPS设备和消费娱乐小工具。本文采用一种易于理解且非数学的方法来解释基于 MOSFET 的高侧负载开关的各个方面...

关键字: FET 负载开关

我们研究了如何在最终应用未知时为 FET 建议适当的交叉参考。在本博客和本系列即将发布的文章中,我们将开始研究针对特定最终应用需要考虑哪些具体考虑因素,从最终应用中用于驱动电机的 FET 开始。 电机控制是 30V...

关键字: 电机控制 FET

关于 FET 数据表的问题,尤其是热信息表中的那些参数,大家不一定知道有什么作用。这就是为什么今天,我想解决数据表中结到环境热阻抗和结到外壳热阻抗的参数,这似乎是造成很多混乱的原因。 首先,让我们准确定义这些参数的...

关键字: FET 热阻抗

今天,小编将在这篇文章中为大家带来ADI智能功率级产品LTC7050的有关报道,通过阅读这篇文章,大家可以对它具备清晰的认识,主要内容如下。

关键字: 智能功率级 LTC7050 FET

上海2022年4月14日 /美通社/ -- 世芯电子完整体现了其在先进FinFET(先进鳍式场效电晶体)的技术组合并且成功完成在台积电7/6/5纳米的流片。除了先进FinFET的技术组合,世芯的ASIC整体设计解决方案更...

关键字: FET 电子
关闭