• 预测地弹的大小

    为了对地弹进行有效的预测,需要知道4个要素:逻辑器件的10~90%转换时间,负载电容或电阻,引脚电感和转换电压。对于一个阻性负载R,可以用式:得到的电流变化率以及由式:定义的电感来计算地弹的幅值:对于一个容性

  • 地弹大小的测量

    让我们通过一个具体例子来看看地弹脉冲到底会有多大。例:地弹的测量为了这一测量我们将使用一个四触发器,通过配置,使它输出中的3个处于触发状态,而第4个输出固定保持为零。我们可以使3个有交输出中的任何一个都能

  • 地弹如何影响电路

    图2.17说明了地弹的情形。设想一个TTL D型八触发器,由单一时钟输入,驱动一组32个存储器的芯片组,以每条输入线5PF计算,每条地址线的负载为160PF。假设进入D触发器输入点的数据建立时间较长而保持时间较短,图2.17

  • 地线上不必要的电压为什么会出现地弹

    图2.16描绘了一个理想逻辑器件管芯引线连接的四引脚双列直插式封装器件。包含一个发送电路和一个电路。发送电路是推拉输出电路,而事实上任何构造的电路在高速情况下都同样会出现这一问题。假定输出驱动器的开关B刚刚

  • 电压容限原理及其它介绍

    电压容限是逻辑驱动器的保证输出与逻辑接收器在最坏的情况下的灵敏度之间的差值。工作基于接收电压的逻辑系列产品都有电压容限,如同光学逻辑器件有光子容限,或者机械设备在BABBAGE引擎中有机械联运容限一样。图2.1

  • 电压突变的影响--DV/DT以及电流突变的影响--DL/DT

    数字信号主要的频率分量都位于它的转折频率以下。转折频率FKNEE与脉冲上升时间TR相关,而与传播延迟、时钟速率或转换频率无关:信号传播的整个路径,包括器件封装、电路板布局以及连接器等,如果要它们正确地分发转换

  • 逻辑门电路的传播速度

    理论上的数字逻辑设计重点关注的是逻辑门电路的传播延迟。相比之下,高频电子工程中的许多实际的问题通常只取决于一个更细微的指标:最小输出转换时间。图2.13举例说明了这一差别。较快的转换时间会导致返回电流,串

  • 输出功耗原理与计算

    消耗在端接电阻、下拉电阻以及其他偏置电阻上的功率使得电源总功率的负荷增加了,同时还增加了冷却的要求。“叠加偏置电流产生的动态功耗”文中解决了电路驱动外部负载的功耗问题。这一节将计算那些消耗在负载上的功

  • 电流源输出电路的功耗

    电流源输出电路具有线性的优势,通常在一些专门的总路线应用中采用。当驱动一个长的总线时,其电流输出自然而然地相互叠加,与电压源输出中非线性方式的相互影响形成鲜明对比。由于这些电路被设计线性甲类放大器,驱

  • TTL或CMOS集电极开路输出的功耗

    用来计算TTL集电极开路输出电路静态功耗的公式如下:其中:VT=上拉电阻的有效端接电压 R=端接电阻的有效值 VHI=高电平输出(通常等于VT) VLO=低电平输出 VEE=输出晶体管的射极(或源极

  • 射极跟随器输出电路的静态功耗

    图2.9举例说明了一个ECL或GAAS射极跟随器输出电路。该电路在HI和LO两个状态都有电流流过。对于10KH和10G产品系列,两者的逻辑HI和LO输出电压都是相近的,尽管不同的ECL和GAAS射极耦合逻辑系列在温度轨迹特性上存在细

  • 如何用EL34制作的合并式电子管功放

    在通用底板上先将各种开关、电位器、接线支架、输入与输出接线端子、电子管灯座等小零件逐一装上,陶瓷灯座在安装时必须注意图示方位,这样可以保持接线距离最近。其中电源变压器,左、右声道输出变压器由于

  • 推拉输出电路的动态功耗

    设计者经常仅仅根据所接负载的直流输入电流要求,冒险使推拉输出电路的负载达到它的最大直流扇出能力。特别是当设计CMOS总线时这一想法尤其具有诱惑力,因为此时理论上的扇出能力是无限的。实际上重负载的总路线结构

  • 推拉输出电路中的静态功耗

    一旦推拉输出电路完全转换,静态功耗等于源电流乘以导通臂上的剩余电压。我们将分别计算出LO和HI状态下的功率,然后取二者的平均值。图2.6说明了理想的TT驱动器在LO和HI状态下的功耗。对于标准的TTL器件,Q2处于饱和

  • 内部电源用于逻辑器件的内部功率

    内部电源用于逻辑器件内部节点的偏置和转换。内部功率包括静态功耗和动态功耗。静态内部功耗的定义是在无负载连接、输入端处于随机状态的条件下的功耗求出所有可能的输入状态的平均值可以得到静态功耗。内部动态功耗

发布文章