当前位置:首页 > 工业控制 > 电子设计自动化
[导读]天线作为通信设备的前端部件,对通信质量起着至关重要的作用。随着现代军事通信系统中跳频、扩频等技术的应用,寻求天线的宽频带、全向性、小型化、共用化成为天线研究中一个重要课题。

天线作为通信设备的前端部件,对通信质量起着至关重要的作用。随着现代军事通信系统中跳频、扩频等技术的应用,寻求天线的宽频带、全向性、小型化、共用化成为天线研究中一个重要课题。

单纯依靠天线的结构设计难以满足上述要求。人们采用多种措施来改善天线的性能,加载就是适应这种小型化天线的典型技术。使用天线宽带匹配网络,则是进一步改善天线宽频带技术的一种有效技术。

本文以120~520MHz工作频率为例,根据限定的天线结构数据,选择合适的加载位置,利用软件优化,得到了合理的加载值和优化的匹配网络。

1天线及匹配网络模型

天线的模型如图1所示,加载方式采用无耗并联LC电路。匹配网络位于天线底部,采用混合型网络,如图2所示。

2天线及匹配网络分析

2.1天线的加载位置

天线为集总加载的双鞭天线,模型是建立在理想导电地面上。加载的目的就是使天线获得行波电流,减少反射。此时的加载就是最佳加载。这里讨论的是无耗加载,电抗加载最佳加载位置与电抗的关系式为:

2.2匹配网络分析

天线的输入阻抗zin可由电流分布得到,从馈线端看过去,整个系统的输入阻抗为:

3EDA软件优化设计

天线相关参数的优化设计采用CST软件。根据实际要求,我们的优化参量包括加载位置h,天线间距d。由优化得到的数据,设计天线实际模型。测试得到阻抗数据导入ADS软件中,作为匹配网络参数优化的依据。匹配网络的结构不作为优化变量。优化参数包括匹配网络元器件值。

4计算结果与分析

考虑到实际要求的天线频带宽,从几十MHz到几百MHz,因此天线的结构尺寸为:h1=150cm,h2=30cm,r=1cm,经过软 件优化的天线加载位置为:h3=24.5cm,天线间距d=58.9cm。按照此数据制作实物模型,将测试数据导入ADS软件中,优化得到的元器件值 如表1所示。

根据优化的数据,在未接入匹配网络的情况下,得到的驻波比如图3所示。通过图形发现,大部分驻波比都在2以上,因此,必须通过接入匹配网络来改善。

图4是接入匹配网络后的驻波比。从图4中可得知,驻波比已经很好地控制在2以下。

从上述系列图中可以看出,匹配网络的加入,使得天线在120~520MHz内具有良好的宽带性能,端口驻波比均在2.0以下,同时也由于匹配网络的引入,特别是电阻R1的加入,使得天线的增益受到影响。但通过EDA软件的优化,在保持带宽的同时,尽量提高匹配网络的工作效率,使得在这一频带内,匹配网络的工作效率基本都达到了70%以上。

5结语

在此介绍了一种短波超宽带双鞭天线,为了在频带内得到较好的驻波比和增益,设计了合理的匹配网络。利用EDA仿真软件优化工具,优化了天线加载位置,匹配网络元器件值等参量,得到了较好的结果。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

4月24日消息,华为今日举办了2024华为智能汽车解决方案发布会。

关键字: 华为 12nm EDA 半导体

4月10日消息,日前边缘计算社区正式发布了“2024中国边缘计算企业20强榜单”,华为位居第一。

关键字: 华为 12nm EDA 半导体

4月8日消息,钱多到没地方花,对于大部分人或公司而言都是一个梦想。

关键字: 华为 12nm EDA 半导体

4月2日消息,据上清所披露,华为投资控股有限公司发布关于分配股利的公告,拟向股东分配股利人民币770.95亿元。

关键字: 华为 12nm EDA 半导体

华为2023年年度报告显示,华为2023年实现全球销售收入7,042亿元人民币,同比增长9.64%,净利润为870亿元人民币,同比暴涨144.38%。

关键字: 华为 12nm EDA 半导体

3月29日消息,市场研究机构Counterpoint Research发布的报告显示,预计今年高端手机(600-799美元)出货量将同比增长17%,而这主要是靠苹果和华为的拉动。

关键字: 华为 12nm EDA 半导体

3月24日消息,今天数码博主“厂长是关同学”曝光了华为Mate 70系列手机的部分配置信息。

关键字: 华为 12nm EDA 半导体

新思科技全球总裁兼首席执行官Sassine Ghazi深入分享万物智能时代的全新机遇

关键字: EDA AI IP

3月20日消息,据国外媒体报道称,华为正在积极研发一种前沿的“磁电”存储技术,该技术有望彻底改变数据存储行业的格局。

关键字: 华为 12nm EDA 半导体
关闭
关闭