当前位置:首页 > 单片机 > 单片机
[导读]本文给出了基于ARM的FPGA加载配置软件实现。这种方法充分利用了ARM的速度快、灵活的特点,节省了开发成本,又满足了一些特殊的系统设计要求。本方法也适用于其它的微处理器。

引言

    基于SRAM工艺FPGA在每次上电后需要进行配置,通常情况下FPGA的配置文件由片外专用的EPROM来加载。这种传统配置方式是在FPGA的功能相对稳定的情况下采用的。在系统设计要求配置速度高、容量大、以及远程升级时,这种方法就显得很不实际也不方便。本文介绍了通过ARM对可编程器件进行配置的的设计和实现。

1 配置原理与方式

1.1 配置原理

    在FPGA正常工作时,配置数据存储在SRAM单元中,这个SRAM单元也被称为配置存储(Configuration RAM)。由于SRAM是易失性的存储器,因此FPGA在上电之后,外部电路需要将配置数据重新载入到片内的配置RAM中。在芯片配置完成后,内部的寄存器以及I/O管脚必须进行初始化。等初始化完成以后,芯片才会按照用户设计的功能正常工作。 

1.2 配置方式

    根据FPGA在配置电路中的角色,其配置数据可以使用3种方式载入到目标器件中:

·FPGA主动(Active)方式;

·FPGA 被动(Passive)方式;

·JT

AG 方式;

   在FPGA 主动方式下,由目标FPGA来主动输出控制和同步信号(包括配置时钟)给专用的一种串行配置芯片,在配置芯片收到命令后,就把配置数据发到FPGA,完成配置过程。在被动方式下,由系统中的其他设备发起并控制配置过程,FPGA只输出一些状态信号来配合配置过程。被动方式包括被动串行PS(Passive Serial )、快速被动并行FPP(Fast Passive Parallel)、被动并行同步PPS(Passive Parallel Serial)、被动并行异步PPA(Passive Parallel Asynchronous)、以及被动串行异步PSA(Passive Serial Asynchronous)。JTAG是IEEE 1149.1边界扫描测试的标准接口。从JTAG接口进行配置可以使用Altera的下载电缆,通过Quartus工具下载,也可以采用微处理器来模拟JTAG时序进行配置。

2 硬件电路设计

    AT91ARM9200对EP1C6配置的硬件电路示意图如图1所示。

    在配置FPGA时,首先需要将年nCONFIG拉低(至少40us), 然后拉高。当nCONFIG被拉高后,FPGA的nSTATUS也将变高,表示这时已经可以开始配置,外部电路就可以用DCLK的时钟上升沿一位一位地将配置数据写进FPGA中。当最后一个比特数据写入以后,CONFIG_DONE管脚被FPGA释放,被外部的上拉电阻拉高,FPGA随即进入初始化状态。

ARM配置FPGA电路原理图

  图 1 ARM配置FPGA电路原理图

3 软件设计

    本文在设计时使用Linux系统,软件编写和调试是在ADS 下。主要程序如下:

static AT91PS_PIO pioc;

inline void pioc_out_0 (int mask)

{

  pioc->PIO_CODR = mask;

}

inline void pioc_out_1 (int mask)

{

  pioc->PIO_SODR = mask;

}

inline int pioc_in (int mask)

{

  return pioc->PIO_PDSR & mask;

}

inline void xmit_byte (char c)

{

  int i;

  for (i = 0; i < 8; i++)

  {

  if (c & 1)

           pioc_out_1 (DATA0);

      else

           pioc_out_0 (DATA0);

           pioc_out_0 (DCLK);

           pioc_out_1 (DCLK);

      c >>= 1;

   }

}

void pioc_setup ()

{

   pioc->PIO_PER   =DATA0 | nCONFIG | DCLK | nSTATUS | CONF_DONE;

   pioc->PIO_OER   =DATA0 | nCONFIG | DCLK;

   pioc->PIO_ODR   =nSTATUS | CONF_DONE;

   pioc->PIO_IFER   =nSTATUS | CONF_DONE;

   pioc->PIO_CODR   =DATA0 | nCONFIG | DCLK;

    pioc->PIO_IDR   =DATA0 | nCONFIG | DCLK | nSTATUS | CONF_DONE;

   pioc->PIO_MDDR =DATA0 | nCONFIG | DCLK;

   pioc->PIO_PPUDR =DATA0 | nCONFIG | DCLK | nSTATUS | CONF_DONE;

   pioc->PIO_OWDR =DATA0 | nCONFIG | DCLK | nSTATUS | CONF_DONE;

}

int pioc_map ()

{

    int fd;

    off_t addr = 0xFFFFF800;   // PIO controller C

    static void *base;

    if ((fd = open ("/dev/mem", O_RDWR | O_SYNC)) == -1)

     {

       printf ("Cannot open /dev/mem. ");

       

return 0;

     }

    printf ("/dev/mem opened. ");

    base = mmap (0, MAP_SIZE, PROT_READ|PROT_WRITE, MAP_SHARED, fd, addr & ~MAP_MASK);

    if (base == (void *) -1)

    {

    printf ("Cannot mmap. ");

      return 0;

    }

    printf ("Memory mapped at address %p. ", base);

    pioc = base + (addr & MAP_MASK);

    return 1;

}

int main (int argc, char **argv)

{

    FILE *file;

    char data[16];

    int nbytes, i;?

    if (argc != 2)

   {

      printf ("%s ", argv[0]);

      return -1;

   }

    file = fopen (argv[1], "r");

    if (!file)

   {

       printf ("File %s not found. ", argv[1]);

       return -1;

   }

   if (!pioc_map ())

        return -1;

   pioc_setup ();

   pioc_out_0 (nCONFIG);

   for (i = 0; i < 10000 && pioc_in (nSTATUS); i++) { }

   if (i == 10000)

   {

       printf ("nSTATUS = 1 before attempting configuration. ");

       return -1;

    }

    pioc_out_1 (nCONFIG);

    for (i = 0; i < 10000 && !pioc_in (nSTATUS); i++) { }

    if (i == 10000)

    {

    printf ("Timeout waiting for nSTATUS = 1. ");

       return -1;

    }

    while ((nbytes = fread (data, sizeof (char), sizeof (data), file)) > 0)

    {

       if (pioc_in (CONF_DONE))

       {

             printf ("CONF_DONE = 1 while transmitting data. ");

             return -1;

        }

        if (!pioc_in (nSTATUS))

        {

           printf ("nSTATUS = 0 while transmitting data. ");

           return -1

;

        }

        for (i = 0; i < nbytes; i++)

             xmit_byte (data[i]);

   }

   for (i = 0; i < 10000 && !pioc_in (CONF_DONE); i++)

   {

       if (!pioc_in (nSTATUS))

       {

          printf ("nSTATUS = 0 while transmitting data. ");

          return -1;

       }

       pioc_out_0 (DATA0);

       pioc_out_0 (DCLK);

       pioc_out_1 (DCLK);

   }

   if (i == 10000)

   {

          printf ("Timeout waiting for CONF_DONE = 1. ");

          return -1;

   }

   return 0;

}

4 结论

    本文给出了基于ARM的FPGA加载配置软件实现。这种方法充分利用了ARM的速度快、灵活的特点,节省了开发成本,又满足了一些特殊的系统设计要求。本方法也适用于其它的微处理器。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

上海2024年5月13日 /美通社/ -- 5月8日,浦东新区国资委组织陆家嘴集团等9家区属企业与立邦中国召开合作交流会,旨在贯彻落实浦东新区区委、区政府工作要求,进一步放大进博会溢出带动效应,持续扩大区属企业与进博会重...

关键字: BSP 数字化 自动化立体仓库 智慧园区

上海2024年5月13日 /美通社/ -- 在数字化时代,高效的税务管理和ERP系统成为企业发展的关键。为了满足这一需求商应信息科技与Exact Software 易科软件就金四全电票税系统与ERP系统集成及商务合作建立...

关键字: AC 软件 BSP 数字化

北京2024年5月13日 /美通社/ -- 5月11日,鲲鹏昇腾开发者大会2024期间,华为举办"昇思AI框架及大模型技术论坛",软通动力数字基础设施与集成事业部总经理谢睿受邀出席、软通动力...

关键字: AI 模型 BSP 精度

2023/24 财年收入降至 15.50 亿欧元(上一年同期:17.91 亿欧元) 调整后息税折旧摊销前利润率为 24.8% 居林和莱奥本的半导体封装载板生产将于 2024/25 财年末开始 2024/...

关键字: BSP 半导体封装 印制电路板 汽车

对于大规模数据处理,最佳性能不仅取决于原始计算能力,还取决于高存储器带宽。 因此,全新 AMD Alveo™ V80 计算加速卡专为具有大型数据集的内存受限型应用而设计,这些应用需要 FPGA 硬件灵活应变能力以实现工作...

关键字: 自适应计算 FPGA

8b10b编码作为数字通信领域中的一项重要线路编码方案,其核心理念在于将每8位数据映射到10位编码中。这个映射过程严格按照特定规则进行,旨在保证编码中的电平转换足够,以维持信号的直流平衡,并提供足够的时钟信息,使接收端能...

关键字: FPGA 8b/10b编码 IC设计

在FPGA和IC设计领域,经常会面临一个挑战:多个端口同时竞争一个端口的数据。在这种情况下,采用RR调度策略可能是一种解决方案。

关键字: FPGA 嵌入式系统 IC设计

上海2024年5月14日 /美通社/ -- 固特异 SightLine 智能轮胎技术解决方案荣获中国电子行业主流媒体《中国电子报》颁发的 2024 汽车芯片优秀产品奖。本次获奖是对固特异研发成果的高度认可。固特异致力于引...

关键字: 汽车芯片 轮胎 BSP SI

据《日经新闻》报道,软银旗下英国芯片制造商Arm计划到2025年销售AI芯片。该公司专门成立一个AI芯片部门,并将在2025年春季之前制造出原型产品,并于秋季开始大规模生产。

关键字: 软银 AGI ARM AI芯片

业内消息,近日日本软件银行集团(SoftBank Group)旗下安谋国际科技公司(Arm)计划研发人工智能(AI)芯片,先成立一个AI芯片部门,目标是明年春季建立AI芯片原型产品,然后将量产工作交由代工厂制造,预估20...

关键字: ARM AI芯片
关闭
关闭