在云计算时代,小到终端存储设备,大到数据中心的存储网络,可以通过包括光纤技术、磁盘阵列、磁带、光盘柜等各种技术实现存储及存储设备与服务器之间互连的架构。
前面介绍的SATA是传统IDE硬盘的串行版本,承载的是ATA协议,主要针对个人电脑应用;而SAS(Serial Attached SCSI)是传统SCSI硬盘的串行版本,承载的是SCSI协议,主要针对企业级、服务器的应用。SAS和SATA采用类似的物理层,但是连接器不一样,其数据速率可以为3Gbps、6Gbps,以及目前的12Gbps标准,同时24Gbps的SAS标准也在计划中。一般SAS硬盘的转速和平均寻道时间比SATA硬盘要快,平均无故障时延也要更长。同时SAS在数据恢复、纠错等方面比SATA更加复杂和可靠。
串行SCSI是点到点的结构,可以建立磁盘到控制器的直接连接。通过点到点技术可以减少了地址冲突以及菊花链连结的减速,为每个设备提供了专用的信号通路来保证最大的带宽,并且每个传输通道都是在全双工方式下进行的。总的说来他的性能要比传统SCSI更高。下图是典型的SAS存储系统架构。(摘自SAS Standards and Technology Update,www.scsita.org)
SAS标准由ANSI T10 技术委员会定义和开发,从2013年起,SAS标准已经发展到3.0标准,达到12Gbps的总线速率。由于总线性能的提升和系统的可扩展性,SAS12G 技术在数据中心等领域开始大范围实施。预计到2017年,将会推动SAS 24G技术的标准。
由于12Gbps的信号经过电缆或背板,链路损耗会很严重,信号在接收端眼图可能严重恶化,为了应对这种挑战,SAS3.0规范定义了一些新的方法比如接收端芯片采用CTLE+5阶DFE的方式均衡接收端输入信号,允许发射端和接收端在通过back channel进行均衡参数的协商,优化发射端均衡参数。对应的,测试的也将面临新的挑战。
本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
在先进/制程芯片中,顶层金属(Top Metal)犹如城市的“高架桥”,承载着全芯片庞大的电流吞吐。然而,随着工艺节点微缩,金属线宽度并未同比例缩小,导致电流密度(Current Density)急剧上升。电迁移(EM)...
关键字:
EM
压降分析
芯片
随着5G通信、人工智能、新能源汽车等新兴领域对高频、高速、高密度测试需求的爆发,传统引线材料已难以满足复杂场景要求。本文提出“测试引线材料选型五步法”,通过需求分析、材料筛选、仿真验证、成本优化与迭代升级的系统化流程,为...
关键字:
测试引线
材料选型
在FPGA调试中,简单的边沿触发往往只能捕获到“果”,却难以定位“因”。当系统运行在数百兆赫兹,且涉及复杂的状态机跳转或跨时钟域交互时,传统的单点触发如同大海捞针。Vivado ILA(Integrated Logic...
关键字:
逻辑分析仪
Vivado ILA
SignalTap
在电子产品的EMC(电磁兼容)测试中,辐射发射(RE)超标往往是项目进度的“拦路虎”。当PCB布局已定且滤波措施失效时,屏蔽罩(Shielding Can)与吸波材料便成为工程师手中的“后防线”。然而,简单的“盖盖子”往...
关键字:
EMC
电磁兼容
在下述的内容中,小编将会对度传感器的相关消息予以报道,如果度传感器是您想要了解的焦点之一,不妨和小编共同阅读这篇文章哦。
关键字:
传感器
温度传感器
寄生电感会引发电压振铃、信号延迟和电磁干扰(EMI)等问题,尤其在开关电源、射频电路和高速数字系统中,其负面影响更为突出。
关键字:
寄生电感
在嵌入式系统的“至暗时刻”——意外掉电,文件系统的表现往往决定了设备的生死。对于工业控制、汽车电子等对可靠性要求极高的场景,数据完整性是不可逾越的红线。本文基于ESP32-S3平台,对FATFS、LittleFS和SPI...
关键字:
文件系统
ATFS
在7/nm及以下先进工艺中,物理验证(DRC/LVS)的规则数量呈指数级增长,单次运行可能产生数万条违/规信息。传统的“人工读报告-手动改版图”模式不仅效率低下,还容易因疲劳操作引入新错误。利用Perl脚本结合Calib...
关键字:
物理验证
Perl脚本
Calibre
在芯片性能狂飙突进的今天,PCB上的功率密度早已突破了传统散热的安全边界。当FPGA、大功率DC-DC模块等热源在狭小空间内集中爆发时,单纯依靠经验设计或后期打补丁,往往会让研发陷入“改了又改”的死循环。此时,ANSYS...
关键字:
热设计仿真
Icepak
PCB
在半导体制造的浩瀚洪流中,自动化测试设备(ATE)如同不知疲倦的“质检军团”,而SVF(Serial Vector Format)与STAPL(Standard Test and Programming Language...
关键字:
生产测试编程
SVF/STAPL
ATE
在现代电子系统的电源树设计中,LDO(低压差线性稳压器)与DC-DC(开关稳压器)犹如一对性格迥异的“双子星”。工程师在选型时,往往纠结于效率与噪声的零和博弈,而纹波抑制比(PSRR)与负载瞬态响应正是这场博弈的核心筹码...
关键字:
电源
LDO
DC-DC
在环境可靠性试验的宏大叙事中,振动台是心脏,控制系统是大脑,而夹具则是连接两者的“神经枢纽”。许多工程师误以为只要选对了振动台,测试便成功了一半,殊不知一个设计拙劣的夹具足以让昂贵的测试沦为一场“数字游戏”。在MIL-S...
关键字:
可靠性测试
MIL-STD-810
在高速数字电路调试中,Setup(建立时间)和Hold(保持时间)违/规是导致系统间歇性死机或数据错误的“隐形杀手”。由于这类违/规通常发生在纳秒甚至皮秒级,且具有随机性,普通示波器难以捕捉。逻辑分析仪凭借其多通道并行采...
关键字:
逻辑分析仪
时序分析
在开关电源设计中,EMI(电磁干扰)问题如同挥之不去的阴霾。随着开关频率迈向MHz甚至GHz级别,传统的远场测量往往只能告诉你“超标了”,却无法揭示噪声源头的具体物理位置。此时,利用频谱分析仪配合近场探头进行“嗅探”,成...
关键字:
频谱分析仪
开关电源
EMI
在高速数字电路调试中,示波器早已超越了单纯测量电压幅值的初级功能。面对PCIe、USB 3.0或DDR等吉比特速率的串行信号,工程师bi须掌握两项核心技能:协议层面的总线解码与物理层面的眼图模板测试。这两者结合,才能从“...
关键字:
示波器
串行总线
在高密度PCB(印刷电路板)设计日益普及的今天,测试点(Test Point)的稀缺与BGA封装的普及,让传统的“万用表+飞针”测试方式面临巨大挑战。JTAG(Joint Test Action Group,IEEE 1...
关键字:
JTAG
板级测试
在工业控制与汽车电子领域,嵌入式系统往往运行在充满不确定性的电磁环境中。电压波动、静电放电或电磁辐射不仅是理论上的风险,更是导致“死机”或“失控”的隐形杀手。传统的功能测试只能验证“理想状态”下的逻辑正确性,而故障注入测...
关键字:
故障注入测试
电源
在现代电子实验室中,示波器与逻辑分析仪是工程师的“眼睛”,但手动操作的繁琐往往成为效率瓶颈。面对成百上千次的重复测量,人工设置触发、保存截图不仅枯燥,还容易引入人为误差。此时,利用Python结合VISA库构建自动化测试...
关键字:
Python
VISA
示波器
在嵌入式实时系统开发中,任务调度延迟直接影响系统的响应速度和确定性。FreeRTOS作为主流开源RTOS,其调度机制设计直接影响着系统性能。本文通过硬件测量与软件分析相结合的方式,深入探讨任务调度延迟的测量方法与优化策略...
关键字:
RTOS内核
FreeRTOS
嵌入式实时系统
在Buck型LED驱动电路设计中,芯片驱动波形的精准测量与优化是确保电路稳定运行、提升效率、降低纹波的关键环节。其中,VSW(开关节点电压)与CS(电流采样)信号的测量尤为重要,但实际测量中常因操作不当或忽视细节导致数据...
关键字:
示波器
芯片驱动波形优化