当前位置:首页 > 电源 > 数字电源
[导读]电路功能与优势许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过AD

电路功能与优势

许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。图1所示电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。

 

 

现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms.

电路描述

ADF4351是一款宽带PLL和VCO,由三个独立的多频段VCO组成。每个VCO涵盖约700 MHz的范围(VCO频率之间有部分重叠)。这样可提供2.2 GHz至4.4 GHz的基本VCO频率范围。低于2.2 GHz的频率可使用ADF4351的内部分频器生成。

要完成时钟生成,必须使能ADF4351 PLL和VCO,且必须设置所需的输出频率。ADF4351的输出频率通过RFOUT引脚处的开集输出端提供,该引脚处需要一个并联电感(或电阻)和一个隔直电容。

ADCLK948是一款SiGe低抖动时钟扇出缓冲器,非常适合与ADF4351配合使用,因为其最大输入频率(4.5 GHz)刚好高于ADF4351 (4.4 GHz)。宽带均方根加性抖动为75 fs.

为了模拟LVPECL逻辑电平,需要向ADCLK948的CLK输入端增加1.65 V的直流共模偏置电平。这可以通过使用电阻偏置网络来实现。缺少直流偏置电路会导致ADCLK948输出端的信号完整性降低。

常见变化

也可以使用ADF4350小数N分频(137 MHz至4400 MHz)和ADF4360整数N分频系列等其它集成VCO的频率合成器。

与ADCLK948同一系列的其它可用时钟扇出缓冲器有ADCLK946(6路LVPECL输出)、ADCLK950(10路LVPECL输出)及ADCLK954(12路LVPECL输出)。

电路评估与测试

评估本电路时,利用EVAL-ADF4351EB1Z板作为时钟源,并略作修改。EVAL-ADF4351EB1Z板使用标准ADF4351编程软件,该软件包含在评估板附带的光盘上。此外还需要ADCLK948/PCBZ,并且无需修改便可以直接使用。

设备要求

需要以下设备:

.EVAL-ADF4351EB1Z评估板套件,含编程软件

.ADCLK948PCBZ评估板

.3.3 V电源

.用于连接3.3 V电源和ADCLK948PCBZ的两条电缆

.两条长度相等且较短的SMA同轴电缆

.高速示波器(2 GHz 带宽)或等效器件

.R&S FSUP26频谱分析仪或等效器件

.装有Windows XP、Windows Vista(32位)或Windows 7(32位)的PC

需要使用SMA同轴电缆,以便将EVAL-ADF4351EB1Z的RFOUTA+和RFOUTA?引脚与ADCLK948PCBZ的CLK0和CLK0引脚相连。

功能框图

本实验中使用ADCLK948PCBZ和EVAL-ADF4351EB1Z.这些电路板通过一条SMA电缆连接至ADCLK948PCBZ,如图2所示。

 

开始使用

UG-435用户指南详细说明了EVAL-ADF4351EB1Z评估软件的安装和使用。UG-435还包含电路板设置说明以及电路板原理图、布局和物料清单。电路板上必要的修改是在隔直电容之后插入100 Ω电阻。这些电阻与3.3 V电源相连并接地。对RFOUTA+和RFOUTA-引脚都应该执行此操作,以提供1.65 V的共模电压(高于所需的最低值1.5 V)。这样可能就需要去除这些传输线附近的阻焊膜。

逻辑电平测量

本例中,为准确测量高速逻辑电平,将Rohde & Schwarz RTO1024示波器与两个RT-ZS30有源探头配合使用。

在PC上安装ADF435x软件,具体做法说明如下:

1.根据UG-435中的硬件驱动程序说明将EVAL-ADF4351EB1Z连接至PC.

2.根据ADF435x软件的屏幕截图(见图3)对ADF4351 PLL进行编程。本例中选择了1 GHz的RF频率。

3.用两条长度相等且较短的SMA电缆将EVAL-ADF4351EB1Z板的RFOUTA+和RFOUTA? SMA连接器与ADCLK948/PCBZ板的CLK0/CLK0 SMA连接器相连。

4.将ADCLK948/PCBZ的差分输出OUT2/OUT2与高速示波器相连。有关1 GHz输出的典型波形,请参见图4.

 

[!--empirenews.page--]

 

 

 

相位噪声和抖动测量

1.重复“逻辑电平测量”部分的第1至第4步。

2.将ADCLK948/PCBZ未使用的CLK2输出端与50 Ω负载相连(见图5)。

3.通过一条SMA电缆将CLK2输出端与信号源分析仪相连(见图5)。

4.测量信号的抖动性能。

 

 

 

 

 

 

图6显示了ADF4351输出端的相位噪声,均方根抖动为325.7 fs.图7显示了ADCLK948输出端的相位噪声。均方根抖动为330.4 fs.

ADCLK948的加性抖动计算如下:√(330.4(sup)2(/sup) - 325.7(sup)2(sup)) = 55.5 fs rms.ADCLK948数据手册中的额定值为75 fs rms.

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

5月8日,中星联华技术支持总监苏水金给带来《精密测试关键技术大揭秘!》,详解中星联华超低相噪微波信号源的6大核心特色,助您快速精准测试,解决尖端测试的苛刻要求。

关键字: ADC 自动编程 相噪

ADC(Analog to Digital Converter, 模数转换器), 用于实现模拟信号向数字信号的转换。A/D转换的作用是将时间连续、幅值也连续的模拟信号(电信号)转换为时间离散、幅值也离散的数字信号(二进制...

关键字: ADC 转换原理 模拟信号

一直以来,ADC模数转换器都是大家的关注焦点之一。因此针对大家的兴趣点所在,小编将为大家带来模数转换器的相关介绍,详细内容请看下文。

关键字: ADC 模数转换器

本款ADC具有高通道密度优势,可使CT模组达到更小像素,使CT扫描仪的成像质量达到较高的分辨率。

关键字: ADC

这款测试芯片是业界首款采用12纳米FinFet(FF)技术为音频IP提供完整解决方案的产品。该芯片完美结合了高性能、低功耗和优化的占板面积,为电池供电应用提供卓越的音质与功能。这款专用测试芯片通过加快产品上市进程、提供同...

关键字: 测试芯片 半导体 ADC

2024年1月23日,鼎阳科技正式发布8GHz带宽高分辨率示波器,树立了国产高分辨率示波器的新标杆。此次发布的示波器为SDS7000A系列推出的新型号SDS7804A,具备12-bit高精度ADC,1Gpts存储深度,支...

关键字: 示波器 ADC 第三代半导体

为增进大家对三态缓冲器的认识,本文将对三态缓冲器、三态缓冲器的原理、三态缓冲器的应用予以介绍。

关键字: 缓冲器 指数 三态缓冲器

本文介绍新一代多路复用模数转换器(ADC)如何提供更多通道、更深入的信号链集成、灵活性和鲁棒性优势,以简化复杂系统设计,从而支持在先进工厂和生产设施中实现自动化和过程控制。

关键字: ADC RC低通滤波器 鲁棒性

新厂房将提供从抗体中间体到偶联原液及制剂的一站式临床和商业化生产服务 产能翻番,为需求激增的全球偶联药行业提供更强大赋能 无锡2023年9月20日 /美通社/ -- 全球领先的生物偶联药合同研究、开发和生...

关键字: ADC 全自动 新加坡 自动化系统

公司工业电子产品有着广阔的市场空间,应用于工业测量和信号调理的SmartAnalog系列高精度SOC芯片已正式发布,正在拓展品牌工业客户的导入。

关键字: SAR ADC SmartAnalog
关闭
关闭