当前位置:首页 > 嵌入式 > 嵌入式硬件
[导读]频率信号具有抗干扰性强,易于传输,易于保持信息完整性和可以获得较高测量精度等优点,被广泛应用于日常生活、工业等各个领域,频率测量成为信息提取、设备检测等过程中的

频率信号具有抗干扰性强,易于传输,易于保持信息完整性和可以获得较高测量精度等优点,被广泛应用于日常生活、工业等各个领域,频率测量成为信息提取、设备检测等过程中的一个重要环节。频率检测作为电子测量领域最基本的测量之一,随着数字电子技术的发展而得到了长足的进步,数字频率测量也得到了越来越广泛的应用,从而使测频原理和测频方法的研究受到越来越多的关注。本文在简述频率测量原理和方法的基础上,主要介绍一种基于PXI总线的宽带、高精度数字频率计的设计与实现。

1测频原理

目前对频率的测量采用的方法主要有:围绕电子计数器计一定时间内的脉冲个数来确定频率;对信号时频变换的算法进行研究。本文主要讨论前者。

1.1直接测频法

电子计数器是一种利用比较法进行测量的最常见、最基本的数字化仪器,是其他数字化仪器的基础。频率在时间轴上是无限延伸的,因此对频率测量需要确定一个取样时间T,在该时间内对被测信号的周期进行累加计数(若计数值为N),根据fx=N/T得到频率值。此种方法由于闸门时间与被测信号不同步,计数时存在±1的计数误差,影响测频精度。

1.2等精度测量法

 


可见直接测频法虽然设计简单,但是精度不高,为消除“±1计数误差”,对其进行改进如图1所示。

被测信号经过滤波、放大、分频、整形预处理之后,将处理后的方波信号和闸门时间预置方波信号进行同步控制。同步控制一般由D触发器和三态门来实现。在测频率和周期时,单片机控制中心发出清零信号使三态传输门处于高阻状态,同时给出启动闸门信号,当被测信号整形后的方波信号上升沿到来时,同步控制发出信号,使闸门A和闸门B同时开始对被测信号和标准信号进行计数。当单片机发出结束闸门信号后,fx的方波信号上升沿的到来,将使计数器停止计数,并申请中断服务。这样便实现了闸门的启闭与fx同步,再将中断服务送来的数据送入运算中心进行处理,最后将结果送入显示系统,显示测量结果。时序图如图2所示。

 


经分析,误差主要来自标频信号与闸门B不同步产生的“±1”误差,为进一步提高测频精度,提出了基于相位重合的全同步测频方法。

1.3全同步测频法

全同步频率计测频思路:被测信号fx经调理电路处理后与标准频率f0一起被送入相位重合点检测电路,先开启预置闸门,但并不计数,当两信号相位第一次重合时打开实际闸门并开始计数,而实际闸门的关闭是在预置闸门下降沿后的第一个相位重合点到来时关闭的。这样,计数电路在1s内所累积11的脉冲个数就有了频率意义。频率计算公式等精度测频一样,但是因为被测频率、标准频率与闸门达到了真正的一致,理论上彻底消除了±1的计数误差,如图3所示。

 


设开启闸门时脉冲同步时间差为△t1,关闭闸门时脉冲同步时间差为△t2,脉冲的相位同步检测最大误差为△t,则有 △t1≤△t,△t2≤△t。不计标准时钟误差,实际闸门与标准时钟同步,实际闸门时间为T,被测信号计数值为Nx,标准时钟计数值为No,则被测信号的频率测量值为:

 


真实值为:

 

频率测量的相对误差为:

由式(3)可知,误差只与脉冲相位检测电路的准确度有关。

2硬件电路设计

2.1信号调理电路设计

被测信号为1Hz~6GHz,频带范围较宽,而CPLD/FPGA中计数器工作频率不超过200MHz,因此需要对被测信号进行预处理。该频率计模块包含3个测试通道,分别为0,1,2通道。其中,O通道所测频率范围为 1~6GHz;1通道所测频率范围为50MHz~1GHz;2通道所测频率范围为1Hz~50MHz。对于0,1通道的信号,由于频率较高,因而先由高频信号接收器进行接收整形,然后经前端分频器分频后送到FPGA/CP-LD进行计数;对于2通道所测的信号被放大整形后直接送到FPGA/CPLD计数。

2.2器件选择

由于该频率计模块分3个测试通道,对应不同的测试通道,选用了相对应的器件。在O通道,选用Zarlink公司的ZL40800和 SP8782,实现8×32分频;在1通道,选用SP8782实现32分频;在2通道选用施密特触发器对信号进行放大整形。高稳定度晶振选用TC75温度补偿晶振,其稳定度为±10-8;FPGA选用Altera公司的EPM7032SLC44-5,其速度等级为5ns,既满足了该电路的要求,又兼顾了电磁兼容;高频信号接收器采用NB6L16差分接收器,其接收的最高信号频率可达6GHz。

2.3PXI总线接口电路设计

专用PCI接口芯片加CPLD/FPGA的接口方案,采用专用接口芯片PCI9030虽没有像直接采用CPLD/FPGA那么灵活,但它可以大大缩短开发周期,并且专用总线接口芯片具有通用性,提供配置寄存器,具备用于突发传输功能的片内FIFO等优点,避免了自行设计PXI总线将大量的人力和物力投入到纷繁的逻辑验证、时序分析工作上,开发周期长的弊端。

2.4基于FPGA的相位重合检测电路设计

相位重合检测电路基本原理:利用FPGA内部的延时特性,信号经过方向延时后和原信号相与,即可获得与延时时间长度相同的输出,且输出间隔为各自的周期,当两路信号在第一次与门之后重合时,y输出高电平,此时判断两信号相位重合。EPM7032SLCA4-5的延时时间为5ns。电路图如图4所示,时序图如图5所示。[!--empirenews.page--]

 


3基于PXI总线的宽带频率计设计

3.1PXI总线介绍

PXI总线是在PCI总线内核技术上增加了成熟的技术规范和要求形成的。它通过增加用于多板同步的触发总线和参考时钟(10MHz),用于进行精确定时的星型触发纵向,以及用于相邻模块间高速通信的局部总线来满足用户试验和测量的要求。PXI将Windows95和WindowsNT定义为其标准软件框架,并要求所有的仪器模块都带有按VISA规范编写的WIN32设备驱动程序,使PXI成为一种系统级的规范,确保系统易于集成和使用。

3.2频率计系统组成

被被测信号经过调理电路预处理后与标准频率一起输出到相位检测电路后,由总线控制打开预制闸门,当检测到相位重合时,实际闸门开启并计数,当预制闸门下降沿到来时并不立即停止计数,而是等到下一次的脉冲重合点到来时关闭闸门并停止计数,系统由PXI总线进行控制。原理图如图6所示。

 


4结语

介绍了一种基于PXI总线的高精度宽带频率计,采用预分频和相位同步测频相结合的技术,实现了宽带范围内的高精度测频要求,同时,通过FPGA 将关键电路部分以逻辑编程的方式集成在芯片中,易于修改,使用方便。整个系统由PXI总线进行通信和控制,该频率计在电子测量领域有着广泛的应用前景。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

以下内容中,小编将对宽带和WiFi的区别的相关内容进行着重介绍和阐述,希望本文能帮您增进对宽带和WiFi的了解,和小编一起来看看吧。

关键字: 宽带 Wi-Fi

4g网络和5g网络有什么区别?4G移动网络如今已经进入了快速普及阶段,而与此同时,5G标准也开始崭露头角。

关键字: 宽带 5G 4g

在意大利媒体对沃达丰的并购交易提出多种猜测之后,该公司2月28日发布声明称,正在就将沃达丰意大利公司(Vodafone Italy)出售给瑞士电信进行独家谈判,但尚未达成有约束力的协议。

关键字: 沃达丰 瑞士电信 通信 宽带

无论是在偏远地区还是在发展中的城市,卫星通信技术都能为我们提供稳定、高速、全球覆盖的通信服务,成为满足全球通信需求的核心技术。

关键字: 卫星 宽带 通信系统

(全球TMT2023年9月5日讯)2023年9月1日,爱立信在IMT-2020(5G) 推进组的指导下,率先成功完成了5G-A宽带实时交互- L4S测试,成功展示了L4S在减少宽带实时交互式业务时延方面的优势,进一步展...

关键字: 宽带 爱立信 5G 测试

北京2023年9月5日 /美通社/ -- 2023年9月1日,爱立信在IMT-2020(5G) 推进组的指导下,率先成功完成了5G-A宽带实时交互- L4S测试,成功展示了L4S在减少宽带实时交互式业务时延方面的优势,进...

关键字: 宽带 爱立信 通信 MT

据业内信息报道,美国白宫本周一表示,联邦政府将如何通过 425 亿美元的宽带公平接入和部署(BEAD)计划分配超过 400 亿美元的宽带资金,最多的资金将流向德克萨斯州,达33亿美元,其次是加利福尼亚州(18亿美元)和密...

关键字: 宽带 网速

据央视新闻报道,工信部最近会议上不仅透露了我国5G的进展,还提到2023年将全面推进6G技术研究。

关键字: 工信部 宽带 通信

千兆宽带的理论传输速度是125MB/s,但在实际应用中,需要考虑到网络损耗以及线路衰减等因素,其真正的下载速度达不到125MB/s,在一般正常的情况下,一千兆宽带的实际网速大概在110-120MB/S之间。

关键字: 宽带 速率 路由器

据工业和信息化部网站公布数据,我国固定宽带接入用户规模稳步增长,千兆用户数持续扩大。

关键字: 工信部 宽带 通信
关闭
关闭