当前位置:首页 > 嵌入式 > 嵌入式教程
[导读]ARM汇编器支持ARM伪指令,这些伪指令在汇编阶段被翻译成ARM或者Thumb(或Thumb-2)指令(或指令序列)。ARM伪指令包含ADR、ADRL、MOV32和LDR。

10.2ARM汇编器所支持的伪指令

ARM汇编器支持ARM伪指令,这些伪指令在汇编阶段被翻译成ARM或者Thumb(或Thumb-2)指令(或指令序列)。ARM伪指令包含ADR、ADRL、MOV32和LDR。

·ADR伪指令装载程序相关(program-relative)或寄存器相关(register-relative)地址(小范围地址)到寄存器。

·ADRL伪指令装载程序相关(program-relative)或寄存器相关(register-relative)地址(中等范围地址)到寄存器。

·MOV32装载32位常数或地址到寄存器(ARMv6T2体系结构及以上版本支持)。

·LDR装载32位常数或地址到寄存器(所有ARM版本均支持)。

10.2.1ADR伪指令

(1)语法格式

ADR为小范围地址读取伪指令。ADR伪指令将基于PC相对偏移地址或基于寄存器相对偏移地址值读取到寄存器中,当地址值是字节对齐时,取值范围为−255~255,当地址值是字对齐时,取值范围−1020~1020。当地址值是16字节对齐时其取值范围更大。

语法格式如下。

ADR{cond}{.W}register,label

①cond

可选的指令执行条件。

②.W

可选项。指定指令宽度(Thumb-2指令集支持)。

③register

目标寄存器。

④label

基于PC或具有寄存器的表达式。

(2)使用说明

ADR被汇编器编译成一条指令。汇编器通常使用ADD或SUB指令来实现伪操作的地址装载功能。如果不能用一条指令来实现ADR伪指令的功能,汇编器将报告错误。

(3)示例

LDRr4,=data+4*n ;n是汇编时产生的变量

;code

MOVpc,lr

dataDCDvalue0

;n-1条DCD伪操作

DCDvaluen ;所要装载入r4的值

;更多DCD伪操作

10.2.2ADRL伪指令

(1)语法格式

ADRL为中等范围地址读取伪指令。ADRL伪指令将基于PC相对偏移的地址或基于寄存器相对偏移的地址值读取到寄存器中,当地址值是字节对齐时,取值范围为−64KB~64KB,当地址值是字对齐时,取值范围为−256KB~256KB。当地址值是16字节对齐时,其取值范围更大。在32-bit的Thumb-2指令中,地址取值范围到达±1MB。

注意

ADRL只能用在ARM汇编或Thumb-2汇编中,Thumb汇编器不支持ADRL伪指令。

语法格式如下。

ADRL{cond}register,label

①cond

可选的指令执行条件。

②register

目标寄存器。

③label

基于PC或具体寄存器的表达式。

(2)使用说明

ADRL伪指令与ADR伪指令相似,用于将基于PC相对偏移的地址或基于寄存器相对偏移的地址值读取到寄存器中。所不同的是ADRL伪指令比ADR伪指令可以读取更大范围的地址。这是因为在编译阶段,ADRL伪指令被编译器换成两条指令。即使一条指令可以完成该操作,编译器也将产生两条指令,其中一条为多余指令。如果汇编器不能在两条指令内完成操作,将报告错误,中止编译。

注意

如果使用ADRL伪指令装载标号地址,那么被装载的标号必须和伪指令ADRL在同一个段中。

10.2.3MOV32伪指令

(1)语法格式

MOV32伪指令装载一个32位常数或地址到寄存器。

与ADR和ADRL指令不同,MOV32伪指令装载的地址是位置相关地址。

语法格式如下。

MOV32{cond}register,expr

①cond

可选的指令执行条件。

②register

目标寄存器。

③expr

表达式,可以是下面几种形式。

·symbol:程序中定义的标号地址。

·constant:任意32-bit的常数。

·symbol+constant:地址标号加32-bit常数。

(2)使用说明

一般情况下汇编器将一条MOV32伪指令翻译成一对MOV和MOVT指令。这样任何32-bit常量都可以被装载到寄存器。

注意

通过这种方法装载的程序地址是在程序链接时由链接器确定的,是位置相关地址。

10.2.4LDR伪指令

(1)语法格式

LDR伪指令装载一个32-bit常数和一个地址到寄存器。

语法格式如下。

LDR{cond}{.W}register,=[expr|label-expr]

①cond

可选的指令执行条件。

②.W

可选项。指定指令宽度(Thumb-2指令集支持)。

③register

目标寄存器。

④expr

32位常量表达式。汇编器根据expr的取值情况,对LDR伪指令做如下处理。

·当expr表示的地址值没有超过MOV或MVN指令的地址取值范围时,汇编器用一对MOV和MVN指令代替LDR指令。

·当expr表示的指令地址值超过了MOV或MVN指令的地址范围时,汇编器将常数放入数据缓存池,同时用一条基于PC的LDR指令读取该常数。

⑤label-expr

一个程序相关或声明为外部的表达式。汇编器将label-expr表达式的值放入数据缓存池,使用一条程序相关LDR指令将该值取出放入寄存器。

当label-expr为声明为外部的表示式时,汇编器将在目标文件中插入链接重定位伪操作,由链接器在链接时生成该地址。

(2)使用说明

当要装载的常量超出了MOV或MVN指令的范围时,使用LDR指令。

由LDR指令装载的地址是绝对地址,即PC相关地址。

当要装载的数据不能由MOV或MVN指令直接装载时,该值要先放入数据缓存池,此时LDR伪指令处的PC值到数据缓存池中目标数据所在地址的偏移量有一定限制。ARM或32-bit的Thumb-2指令中该范围是±4KB,Thumb或16-bit的Thumb-2指令中为0~1KB。

(3)示例

①将常数0xff0读到r1中。

LDRr3,=0xff0;

相当于下面的ARM指令:

MOVr3,#0xff0

②将常数0xfff读到r1中。

LDRr1,=0xfff;

相当于下面的ARM指令:

LDRr1,[pc,offset_to_litpool]

...

litpoolDCD0xfff

③将place标号地址读入r1中。

LDRr2,=place;

相当于下面的ARM指令:

LDRr2,[pc,offset_to_litpool]

...

litpoolDCDplace

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

Arm CPU正在从根本上推动AI变革,并造福地球。Arm架构是未来AI计算的基石。​

关键字: ARM AI

近日,Arm推出了Arm® Ethos™-U85神经网络处理器(NPU)和Arm Corstone™-320物联网参考设计平台,旨在满足海量的数据处理和大规模计算,加速推进边缘AI的发展进程。

关键字: ARM

为了赶超云计算市场上的竞争对手,谷歌正试图通过定制的Arm服务器芯片降低云计算服务成本。

关键字: 谷歌 ARM 定制芯片

嵌入式开发作为一个融合了计算机软硬件和系统工程的综合性领域,其成功与否往往取决于三个核心要素的有效整合与协调。这三个要素分别是:硬件平台的选择与设计、软件开发及其优化、以及系统级的设计与集成。深入理解并熟练掌握这三个方面...

关键字: 嵌入式开发 ARM

随着汽车软件数量爆发式的增长,整个行业都需要重新思考汽车产品的开发流程。为此,Arm推出了丰富的硬件IP、新的系统IP,以及全新的汽车计算与计算子系统产品路线图,旨在为各种汽车应用实现性能、功能安全、可扩展等方面的支持。

关键字: ARM 汽车电子

知名移动芯片设计公司ARM最近迈出重要一步,它正式推出汽车芯片设计。ARM推出的芯片设计方案名叫Neoverse,随同芯片一起推出的还有面向汽车制造商、汽车供应商的新系统。

关键字: ARM 汽车芯片 芯片

随着通用人工智能的发展,数据中心的计算需求逐步提高。针对多模态数据、大模型的推理和训练需要更高的算力支持,而随着算力提升与之而来的还需更关注在功耗方面的优化。对于头部云计算和服务厂商而言,针对专门用例提高每瓦性能变得至关...

关键字: ARM 服务器 AI Neoverse CSS

一直以来,riscv架构都是大家的关注焦点之一。因此针对大家的兴趣点所在,小编将为大家带来riscv架构的相关介绍,详细内容请看下文。

关键字: riscv ARM riscv架构

最新消息报道,知情人士透露Arm近日裁掉了中国70多名软件工程师,并会将部分职位转移到中国以外的地区。Arm通过“全球服务”部门已经将支持其中国客户的工作外包给安谋科技,该部门曾经拥有约200名员工。

关键字: ARM 裁员

凭借着在个人计算机领域的广泛应用打下的坚实基础,X86自始至终统治着整个服务器生态。而这并不是业界希望看到的,因此Arm服务器被给予厚望。业界期盼Arm能够带来新的服务器CPU替代:打破一个同质化的数据中心架构,实现更高...

关键字: ARM 服务器 AI
关闭
关闭