当前位置:首页 > 嵌入式 > 嵌入式教程
[导读]控制板级时钟分配期间出现的 EMI

今天,我们来谈谈所有电子系统都存在的一种常见问题——电磁干扰也即 EMI,并侧重讨论时钟的影响。

从广义来讲,EMI  是中断、阻碍或者降低电子器件有效性能的所有电磁干扰。其产生的方式有两种:1)通过存在于信号之间的寄生电感/电容,或者通过电源或接地连接的无用耦合,从而产生 EMI;或者2)直接通过电子/磁辐射,即辐射性 EMI。

由于两个原因,时钟信号常归咎于 EMI。即使时钟低频率运行,较好的时钟上升/下降沿也包含大量的奇次谐波,其在更高频率时会引起 EMI。另外,时钟通常会在板上传播一段较长的距离,从而更可能给其他组件带来干扰。通常,EMI 可通过频谱分析仪测量,如图 1 所示。图中,绿色信号存在一些超出红色 FCC 屏蔽的频率分量(300MHz、400MHz 和 500MHz 等)。

 

图 1 板级 EMI 测量实例

控制时钟引起 EMI 的一些方法都基于上述两种方式:屏蔽、去耦、精心布局,以及改变时钟源特性。

屏蔽方法使用导体将 EMI 彻底包起来接地。利用这种方法,电磁能量被控制在系统内部。另外,它还使外部信号更难以将 EMI 带入系统。这种方法对传导性 EMI 和辐射性 EMI 都有效。一般而言,这种方法在保护系统的敏感部件时成本较高,并且占用空间。高频时效果较好。在 100MHz 以下时钟频率或边缘速率情况下,EMI 自屏蔽层以上时钟信号耦合,而屏蔽层本身也产生辐射。这种情况下,屏蔽的效果极其有限。一种解决方法是使用 RF 线圈。

大多数情况下,较好的去耦和精心的布局比屏蔽方法更能减少传导性 EMI。

在每个有源器件(尽可能靠近器件连接电源或接地)上安装旁路或者“去耦”电容有助于引导时钟或任何其他高频信号组件直接接地,而非干扰其他信号。至少用两个数量级,交替这些旁路电容器的值。如果可能,选择表面贴装类型。在板上给去耦组件一个占位器 (position holder) 一直都是一个不错的办法。

就您的布局而言,基本原则是让接地返回路径短一些,并最小化信号环路。使用较短的过孔组件线。尽可能地靠近 PCB 贴装组件,并将与时钟线迹相关的所有组件都靠近放置在一起。如果可以的话,请使用差分信号。实事证明,使用一个专用接地层和多层布局较为高效。但是,这会增加电路板成本。对于一些如便携式系统等成本敏感型设计而言,这样做并不可取。这些情况下,改变时钟信号本身可有效地减少 EMI 源,同时更便宜,也更灵活。

一种方法是减少信号摆动来降低峰值能量。增加串联电阻减慢时钟上升/下降沿,从而减少谐波。另一种普遍使用的方法是使用扩频时钟 (SSC),有意将时钟能量传播至更宽的频带,这样便使峰值能量降低。这种 SSC 功能被集成到大多数我们的时钟器件中。下次,我们将对其做更详细的讨论。

降低摆动或使用边缘控制的缺点是使时钟的抗噪性变差。使用 SSC 增加了时钟的抖动。就消费类电子产品而言,通常较少关注这些。但是,对于一些高精度应用而言,这些方法通常不是首选的方法。

结论
总之,降低 EMI 方法的选择涉及您的应用、时钟频率和成本/性能考虑等诸多方面。一般而言,它是所有上述方法的综合。

参考文献

• 《防止时钟分布电路中 EMI 的应用手册》TI,网址:  http://focus.ti.com/general/docs/techdocsabstract.tsp?abstractName=scaa031

• 如欲了解 CDCS502 的详情并获取 SSC 器件的样片,您可以登录 http://focus.ti.com/docs/prod/folders/print/cdcs502.html 下载产品说明时和其他技术文档;请登录 http://focus.ti.com/docs/prod/folders/print/cdce949.html 了解 CDCE949 详情。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

法国库尔贝瓦2026年2月25日 /美通社/ -- 全球连接与安全解决方案领导者IDEMIA Secure Transactions(IST),现正为全球最大汽车制造商之一H...

关键字: EMI GROUP IDE MOTOR

在电子系统设计中,电磁干扰(EMI)是影响信号完整性和设备可靠性的关键因素。传导噪声作为EMI的主要形式之一,可分为差模噪声(又称常模噪声)和共模噪声两大类型。它们在产生机理、传导方式及抑制策略上存在本质差异,理解这些差...

关键字: EMI EMC

在工业物联网、汽车电子等高频应用场景中,STM32的SPI、USB、Ethernet等高速外设常因信号失真或电磁干扰(EMI)导致通信失败。本文基于STM32H7系列的实际工程案例,从物理层设计到系统级优化,提炼出10个...

关键字: STM32 EMI

北京2026年1月26日 /美通社/ -- 在全球光伏市场波动加剧、开发商愈发重视长期价值、可融资性及风险缓释的背景下,绿色能源领域值得信赖的全球合作伙伴晶澳科技正迅速在全球范围内,将DeepBlue 5.0组件推广至公...

关键字: 光伏市场 组件 电量 BSP

在电子设备日益普及的今天,电磁干扰(EMI)问题已成为影响设备性能和可靠性的关键因素。EMI不仅可能导致设备功能异常,还可能引发安全风险。因此,掌握有效的预防和整改方法至关重要。

关键字: EMI PCB

本文旨在展示即便是带有分立电源开关和续流二极管的基于控制器的产品,也能实现低辐射。文章将深入探讨良好PCB布局和受控开关边缘速率对满足低辐射标准的重要性。此外,本文将介绍两个成功通过CISPR 25 5类辐射测试的参考设...

关键字: 升压控制器 EMI PCB

慕尼黑2025年12月23日 /美通社/ -- 全球客户信赖的绿色能源解决方案合作伙伴晶澳太阳能科技股份有限公司(JA Solar,以下简称"晶澳科技")日前举办最新一期Power Talk系列线上研...

关键字: POWER 研讨会 光伏 组件

在高速电子系统设计中,PCB走线角度的选择直接关系到信号完整性、电磁兼容性(EMI)和制造良率。随着信号频率从MHz级跃升至GHz级,走线拐角处的阻抗突变、辐射损耗和工艺缺陷等问题日益凸显。

关键字: PCB EMI

在电子设备高度集成化的今天,电磁干扰(EMI)已成为影响系统可靠性的关键因素。根据国际电工委员会(IEC)统计,超过35%的电子设备故障源于EMI问题。

关键字: EMI EMC

在高速电路设计中,电磁干扰(EMI)已成为影响系统稳定性的关键因素。作为高频噪声抑制的核心元件,磁珠凭借其独特的能量耗散特性,被广泛应用于电源滤波、信号完整性保护等领域。然而,许多工程师对磁珠的性能参数存在认知误区,导致...

关键字: EMI 电磁
关闭