当前位置:首页 > 嵌入式 > 嵌入式软件
[导读]Xilinx 推出新版本ISE 9.1i

    赛灵思公司(Xilinx, Inc)今天推出业界应用最广泛的集成软件环境(ISE™)设计套件的最新版本ISE 9.1i。新版本专门为满足业界当前面临的主要设计挑战而优化,这些挑战包括时序收敛、设计人员生产力和设计功耗。除了运行速度提高2.5倍以外,ISE 9.1i还新采用了SmartCompile 技术,因而可在确保设计中未变更部分实施结果的同时,将硬件实现的速度再提高多达6倍。同时,ISE 9.1i 还优化了其最新65nm Virtex™-5 平台独特的ExpressFabric™技术,可提供比竞争对手的解决方案平均高出30%的性能指标。对于功耗敏感的应用, ISE 9.1i还可将动态功耗平均降低10%。

    这一革命性的技术得益于赛灵思Synplicity超高容量时序收敛工作组(Xilinx-Synplicity Ultra High-Capacity Timing Closure Task Force)的工作成果。 该技术提供了业界领先的生产力提升能力,可保证最快的时序收敛路径,并且优化了赛灵思领先的Virtex™ 系列和Spartan™-3 新一代 FPGA器件产品的功耗和性能。 
    “对于少许设计更改来说,特别是在设计周期的后期,快速的设计实施速度和可预测的时序结果极为重要。”领先的定制汽车系统供应商德国Harmon/Becker 汽车系统有限公司负责制图平台的高级技术专家Jochen Frensch说:“对于较小的设计变更,XST (Xilinx Synthesis Technology) 的综合技术可保留设计未改变部分的名称,而SmartGuide技术在实施过程中可保持高达99%的设计实现不变,因此我们可以发现实施的运行速度越来越快。ISE 9.1i中新采用的SmartGuide技术提供了巨大的优势。” 

    对于当今最先进的设计来说,花费时间最多的是每次做少量修改时都要对整个设计进行重新实施。这种再实施既浪费时间,还面临与修改没有直接关系的部分被破坏的风险。赛灵思 SmartCompile技术利用以下技术来解决这些问题:

·分区(Partition)技术:利用剪切-粘贴功能自动准确保持现有布局和布线,将设计再实施所需要的时间平均缩短2.5倍,从而把设计周期后期进行的少量设计更改而带来的影响降到最小。
· SmartGuide技术:通过采用此前设计实施已完成的结果,可将少量设计修改再实施所需要的时间平均缩短一半。
· SmartPreview技术:用户可以中止并重新恢复布局布线过程,并保存中间结果来评估设计状态。通过预览实施过程中生成的信息,如布线状态和时序结果,用户不必等待整个实施过程结束就可以做出重要的折衷方案。

    由于运行速度提升高达6倍,再加上精确的设计分区保持以及设计实施过程中更高的可视性,SmartCompile技术将设计生产力提升了一个数量级。 对于具有挑战性的设计来说,这些成绩还不包括前面提到的2.5倍运行速度的提高。

    通过一系列用户界面的增强,ISE 9.1i还简化了FPGA设计人员的操作。这些增强包括: 
· Tcl命令控制台使设计人员可轻易地从ISE图形用户界面转换到命令行环境。 
· 源代码兼容性功能可识别重建结果所必需的文件,并支持导入和输出,方便源代码控制。 

    ISE 9.1i设计工具的新功能基于ISE Fmax技术,旨在为高密度、高性能、基于Virtex-5的设计提供无与伦比的性能和时序收敛性能。集成的ISE 9.1i时序收敛流程大大增强了物理综合及优化技术,因而可提供更高质量的结果。优化的布线算法可最有效地利用65nm ExpressFabric技术的对角线对称互连资源,将延迟降到最小,并全面发挥Virtex-5平台的高性能特点。 

    “对于FPGA设计人员来说,时序收敛是最重要的问题,新版本ISE软件极大地简化并加快了这一过程,” 赛灵思公司设计软件部副总裁Bruce Talley说,“我们的ISE SmartCompile技术解决了当今设计人员面临的最难解决的几大挑战,使他们能够在更短的时间内获得更高的性能,同时减少反复设计的次数,提高设计效率。对我们的用户来说,同样有吸引力的是在不牺牲总体性能的情况下,ISE 9.1i还可以使他们能对低功耗设计要求进行优化。”
 
    整个ISE 9.1i软件套件的基础架构是一个已扩展的时序收敛工具环境,也可以说是一个虚拟“时序收敛工具舱”,支持约束输入、时序分析、平面布局规划和报告视图之间的直观交叉探查(cross-probing),因此设计人员可以更容易地分析时序问题。ISE 9.1i集成时序收敛流程集成了增强的物理综合工具,改善了综合和布局时序间的时序相关性,从而可以获得质量更高的结果。

    XST技术和布局布线功能所提供的功耗优化功能可使Spartan-3系列FPGA产品的动态功耗平均降低10%。XST提供了功耗敏感的逻辑优化,可对乘法器、加法器和BRAM块进行宏处理。物理实施算法采用功耗优化的布局策略以及器件内电容较低的网络,可以在不牺牲性能的情况下将功耗降到尽可能低。

    ISE  Foundation™ 9.1i套件现在即可供货,起价2,495美元。同时免费提供60天全功能试用版本。ISE 9.1i软件套件的所有版本都支持Windows® 2000、 Windows XP 专业版和 Linux® Redhat® 企业版 3.0和4.0。ISE Foundation 还支持Solaris® 2.8和2.9。 

    ISE软件为全球30多万用户提供可编程逻辑设计解决方案,直观的、从前端到后端的全面设计环境支持所有赛灵思产品系列,包括Virtex-II、Virtex-II Pro、Virtex-4 和 Virtex-5 平台 FPGA、 Spartan™-3 代 FPGA和CoolRunner™-II CPLD。
本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

柏林2025年9月9日 /美通社/ -- 2025年9月5日,纳斯达克上市公司优克联集团(NASDAQ: UCL)旗下全球互联品牌GlocalMe,正式亮相柏林国际消费电子展(IFA 2025),重磅推出融合企...

关键字: LOCAL LM BSP 移动网络

深圳2025年9月9日 /美通社/ -- PART 01活动背景 当技术的锋芒刺穿行业壁垒,万物互联的生态正重塑产业疆域。2025年,物联网产业迈入 "破界创造"与"共生进化" 的裂变时代——AI大模型消融感知边界,...

关键字: BSP 模型 微信 AIOT

"出海无界 商机无限"助力企业构建全球竞争力 深圳2025年9月9日 /美通社/ -- 2025年8月28日, 由领先商业管理媒体世界经理人携手环球资源联合主办、深圳•前海出海e站通协办的...

关键字: 解码 供应链 AI BSP

柏林2025年9月9日 /美通社/ -- 柏林当地时间9月6日,在2025德国柏林国际电子消费品展览会(International Funkausstellung...

关键字: 扫地机器人 耳机 PEN BSP

武汉2025年9月9日 /美通社/ -- 7月24日,2025慧聪跨业品牌巡展——湖北•武汉站在武汉中南花园酒店隆重举办!本次巡展由慧聪安防网、慧聪物联网、慧聪音响灯光网、慧聪LED屏网、慧聪教育网联合主办,吸引了安防、...

关键字: AI 希捷 BSP 平板

上海2025年9月9日 /美通社/ -- 9月8日,移远通信宣布,其自研蓝牙协议栈DynaBlue率先通过蓝牙技术联盟(SIG)BQB 6.1标准认证。作为移远深耕短距离通信...

关键字: 蓝牙协议栈 移远通信 COM BSP

上海2025年9月9日 /美通社/ -- 为全面落实党中央、国务院和上海市委、市政府关于加快发展人力资源服务业的决策部署,更好发挥人力资源服务业赋能百业作用,8月29日,以"AI智领 HR智链 静候你来&quo...

关键字: 智能体 AI BSP 人工智能

北京2025年9月8日 /美通社/ -- 近日,易生支付与一汽出行达成合作,为其自主研发的"旗驭车管"车辆运营管理平台提供全流程支付通道及技术支持。此次合作不仅提升了平台对百余家企业客户的运营管理效率...

关键字: 一汽 智能化 BSP SAAS

深圳2025年9月8日 /美通社/ -- 晶泰科技(2228.HK)今日宣布,由其助力智擎生技制药(PharmaEngine, Inc.)发现的新一代PRMT5抑制剂PEP0...

关键字: 泰科 AI MT BSP

上海2025年9月5日 /美通社/ -- 由上海市经济和信息化委员会、上海市发展和改革委员会、上海市商务委员会、上海市教育委员会、上海市科学技术委员会指导,东浩兰生(集团)有限公司主办,东浩兰生会展集团上海工业商务展览有...

关键字: 电子 BSP 芯片 自动驾驶
关闭