根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下: (1)计秒电路:以直接
设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒及星期的计数等综合计时功能,同时将计时结果通过15个七段数码管显示,并且可通过两个设置键,对计时系统的有关参数进行调整。具体系统功能面板如图所示
本设计显示需要使用的是15个七段显示数码管。在计时结果显示电路中,七段数码管显示部分是一个不容忽视的环节,如若处理不得当,可能引起系统功率过大,产生散热问题,严重时甚至会导致系统的烧毁。为了解决好以上问
对于系统中的时间调整电路,拟通过模式和调整两个外部按键完成。模式键负责切换正常时间计数模式和时间调整模式,调整模式切换顺序如图1所示。调整键负责在时间调 整模式之下,对当前模式的计时结果进行调整。 在模式
CONT60计时电路的VHDL源程序 来源:ks990次
CONT3O计时电路的VHDL源程序 来源:ks990次
显示控制电路XSKZQ的VHDL源程序 来源:ks990次
调整控制电路TZKZQ的VHDL源程序 来源:ks990次
数据采集和控制系统是对生产过程或科学实验中各种物理量进行实时采集、测试和反馈控制的闭环系统。它在工业控制、军事电子设备、医学监护等许多领域发挥着重要作用。 数据采集和控制系统多种多样,但其基本工作过程相
A/D转换控制模块ADZHKZ主要实现对ADC0809进行模数转换的控制和转换后数据的BCD转换处理。 1.ADC08O9模数转换的控制 ADC0809是CM0S的8位A/D转换器,片内有8路模拟开关,可控制8个模拟量中的一个进入转换器中。ADC080
如表是在ADC0809的基准电压(Vref)为5.12 V时,模拟输入电压与输出电压的对应关系表,其中最小电压准位是5/28=5/256=0.2V。 这样,当由ADC0809的D[7..0]收到的数据信号是10000110(即86H)时,则对照如表时,高4位1
A/D转换控制模块ADZHKZ的VHDL源程序 来源:ks990次
D/A转换控制模块DAZHKZ的VHDL源程序 来源:ks990次
分频模块FINI:其功能为对外部输入时钟进行分频,得到周期为1.5 ms计数器,并根据反馈信号TIME_S对计时器进行清零。其输入输出接口如图1所示,图中的CLKIN为外部时钟输入,TIME_S为定时器清零信号。 如图 分频模块F
主要VHDL源程序 来源:ks990次
本系统是采用进程建模的方式进行程序设计的,整个程序比较长,输入输出接口比较多。为了方便仿真和结果分析,我们可将其中的有关进程 单独抽出来,再加上相应的库、程序包的使用说明、实体说明,组成一个独立的程序(
2002年全球汽车音响的总销量为6600万部,市值达700多亿,而这一年的全球汽车总销量不过5500万辆。可见汽车音晌的发展潜力巨大,与汽车业保持着同等的增长速度。车载DVD虽然是近两年才出现的新产品,但以其较高的视听
摘要:HDB3码是数字基带通信系统中重要组成部分之一,因其具有无直流成份,检错能力强,具有时钟恢复性能等优点,成为ITU推荐使用的基带传输码型之一。首先介绍了HDB3编码的原理和方法,提出了一种基于EDA技术实现的
〓 Blast Create 设计师可以通过Blast Create对RTL级代码进行综合、观察、*估,改善其代码质量、设计约束和设计可测性;并且通过SVP技术建立精确地设计原型进行布局规划。 Blast Create 包括逻辑综合、物理综合、DFT