摘要:针对石油测井仪器须将地下传感器发送的不同数量级信号进行识别并恢复原始数值,从而方便地面分析地下情况,本文介绍了一种基于FPGA和DSP的石油测井控制系统的软硬件设计与实现的新方法,采用FPGA芯片EP1C6T144
摘要:为了提高数字调制信号发生器的频率准确度和稳定度,并使其相关技术参数灵活可调,提出了基于FPGA和DDS技术的数字调制信号发生器设计方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3个工具软件,进行基本
摘要:根据无人机系统的控制特点,提出了一种基于FPGA的无人机控制器设计方案,并完成了该方案的软硬件设计。该方案将键盘扫描、AD采样、指令编码与显示和指令异步串行发送等功能模块集成到FPGA内部,简化了控制器硬
卷积码在现代无线通信系统中应用十分广泛,Viterbi译码是最常用的一种对卷积码的译码算法。介绍了卷积编码及Viterbi串行解码的原理及其FPGA的实现。在保证系统性能的前提下讨论了分帧式编解码在实际系统中的应用。
【导读】莱迪思半导体公司产品和企业市场营销高级总监Brent Przybus指出,莱迪思能为这些需求提供独一无二的解决方案。由于拥有极小尺寸的FPGA产品,我们在全新的空间与功耗和成本受到同样重视的应用领域中找到了自己
对于京微雅格而言,2013年注定是不平凡一年。期间京微雅格研发了具有创新意义的新一代器件-华山系列。从器件的定义来看,你会发现京微雅格在系统融合领域作出了有益的探索,从嵌入革新的MCU核到全新研发的可编程逻辑
基于NI公司的智能FPGA板卡以及图形化编程软件LabVIEW,本文提出了一种通用数据采集系统的设计方案。该方案中所设计的系统与传统的数据采集系统相比结构简单、开发周期短、可靠性高、实时性好,并且对于不同应用场合,在FPGA逻辑单元足够多的情况下可以很简便地依据实际情况对其做相应调整,具有较强的通用性。
摘要 介绍了一种基于DSP+FPGA的平台,主要利用ADS8517AD转换芯片构成的具有32路单端通道或16路差分通道的信号采集存储系统,该系统通道可以选择切换,且采样率也可以改变,具有较强的灵活性。 关键词 DSP;FPGA;AD
摘要 FIR滤波器的设计分为滤波器系数计算和滤波器结构的具体两个部分。为说明使用FPGA实现FIR的灵活性,文中列举了一个多阶串行FIR滤波器实例,并给出主要的源代码和相关模块的时序和功能说明,最后使用Matlab和Quar
随着控制技术以及步进电机(Stepper Motor)的发展,现代工业的许多领域对步进电机的需求也越来越大。但是传统的步进电机控制系统多以单片机等微处理器为基础,往往具有控制电路体积大、控制效率低、稳定性差等缺点。鉴于此,本文提出了一种基于FPGA的步进电机控制系统的设计方案。方案利用FPGA控制速度快、可靠性强等特点,利用等步距细分原理和PWM控制技术,设计出了高灵活性、可人机交互、分辨率高的步进电机控制系统。仿真和实验证明,该控制系统高效可靠。
【导读】近几年,搭乘新兴市场(智能工业、物联网等)和先进半导体技术快速发展先机,FPGA凭借其性能优势不断入侵并蚕食着DSP市场,以Altera和Xilinx主导的PLD厂商在各领域攻城拔寨势如破竹,喜讯频传。“FPGA将取代DS
同为联发科封测阵营的矽品(2325)及京元电昨(6)日公布去年12月及第4季合并营收均优于预期。 矽品去年12月合并营收60.89亿元,月增1.8%,年增26.5%;去年第4季合并营收为188.44亿元,季减1.3%,优于预期;累计去
本文以FPGA作为核心处理器,提出了一种基于FPGA多路机载冗余图像处理系统的设计方案,实现了对多路DVI视频冗余信号的解码、编码、实时处理以及输出显示,并且信号通道增加冗余设计,因而加强了系统的稳定性和可靠性。方案中的电路设计简洁,具有较强的灵活性和扩展性。通过实际测试结果表明,系统能够流畅地对1 600×1 200分辨率,60 Hz刷新率,24位真彩色的高清视频进行实时处理,其系统可靠、稳定,实用性强。
【导读】赛灵思公司日前宣布推出其20纳米 All Programmable UltraScale产品系列,并提供相关产品技术文档和Vivado设计套件支持。12月10日晚赛灵思发布新闻,宣布20纳米的UltraScale产品系列正式开始供货。 赛灵
Xilinx(赛灵思)与Altera在先进制程之间的激战,在Xilinx宣布新一代架构Ultrascale的FPGA产品以台积电的20奈米导入量产后,其战况开始产生了微妙的变化。很明显的,扣除ARM两边阵营都讨好外,Altera选择了英特尔作为
Xilinx(赛灵思)与Altera在先进制程之间的激战,在Xilinx宣布新一代架构Ultrascale的FPGA产品以台积电的20奈米导入量产后,其战况开始产生了微妙的变化。很明显的,扣除ARM两边阵营都讨好外,Altera选择了英特尔作为代
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层嵌入功能单元和内嵌专用硬核等。每个单元简介如下:1.可编程输入/输出单元(I/O单元)目前大多数FPGA的I/O单元被
FPGA从诞生时只包含64个逻辑模块和85000个晶体管,门数量不超过1000个,到如今晶体管个数超过10亿个,门的数量已经达到千万级,结构变得越来越复杂,集成融合的模块和功能也
以All Programmable核心架构体系和高性能密度著称的赛灵思,再次在20nm重要节点发力,近日发布了完整的20nm All Programmable UltraScale产品系列阵容,而且已经开始发货其中一款器件,同时具备相关文档、选型表以及
莱迪思半导体公司昨日宣布第一批256-Ball caBGA封装的XO3-L 2200,4300和6900器件开始发货,这是超低密度MachXO3™现场可编程门阵列(FPGA)系列中首批发货的器件,MachXO3是世界上最小、最低的每I/O成本的可编程