当前位置:首页 > EDA > 电子设计自动化
[导读]ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技

ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真,编译仿真速度业界最快,编译的代码与平台无关,便于保护IP核,具有个性化的图形界面和用户接口,为用户加快调试提供强有力的手段。全面支持VHDL和Verilog语言的IEEE 标准,以及IEEE VITAL 1076.4-95 标准,支持C语言功能调用, C的模型,基于SWIFT的SmartModel逻辑模型和硬件模型。

ModelSim支持RTL仿真,门级仿真,时序仿真:
 
主要特点

*采用直接编译结构,编译仿真速度最快;
*单一内核无缝地进行VHDL和Verilog混合仿真;
*与机器和版本无关,便于数据移植和库维护;
*与机器无关的编译代码编于保护和利用IP;
*简单易用和丰富的图形用户界面,快速全面调试;
*Tcl/Tk用户可定制仿真器;
*完全支持VHDL/Verilog国际标准,完全支持Verilog 2001;
*支持众多的ASIC和FPGA厂家库;
*集成的Performance analyzer帮助分析性能瓶颈,加速仿真;
*灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度。
*加强的代码覆盖率功能Code coverage,能报告出statement 、branch、condition、
* expression、toggle、fsm等多种覆盖率情况,进一步提高了测试的完整性;
*同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(Wave Compare);
*先进的Signal Spy功能,可以方便地访问VHDL 或者 VHDL 和Verilog 混合设计中的下层模块的信号,便于设计调试;
*支持加密IP;
*集成的 C调试器,支持 用C 语言完成测试平台和模块;支持64位的OS;

ModelSim用户界面:
 
ModelSim设计流程:
 
ModelSim coverage验证:

ModelSim Dataflow窗口:

 

QuestaSim是第一个基于标准的单核验证引擎,集成了一个HDL模拟器,一个约束求解器,一个判断引擎,功能覆盖,以及一个通用的用户界面。

主要特点:

*内建单内核仿真器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。

*内建约束解释器支持Constrained-random激励生成,以实现Testbench-Automation;

*支持基于PSL,SystemVerilog语言断言的功能验证,支持业界最著名的0-in Checkware 断言库功能验证

*集成化支持功能覆盖率检查与分析

*高性能的RTL和Gate-level仿真速度 

*支持用SystemVerilog和SystemC实现高层次testbench设计与调试

*高性能集成化的混合语言调试环境加速对混合验证语言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉调试与分析

*基于标准的解决方案能支持所有的流程,便于保护验证上的投资

*提供最高性价比的功能验证解决方案
 
Questa AFV提供真正的混合语言验证
Questa AFV是以混合语言流程 (mixed language flow) 为目标的单核心验证解决方案,
它同时支持SystemVerilog、VHDL、PSL和SystemC,使设计人员能够选择最合适的语言。
除此之外,与SystemVerilog验证能力的紧密连结,并将其用于受限随机
(constrainedrandom)测试平台的产生以及功能覆盖率的验证也对VHDL使用者大有好处。
QuestaSim用户界面与ModelSim类似,命令也完全兼容。

QuestaSim Coverage检查:
 
QuestaSim DPI Use Flow:
 

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读

由台达集团于2026年3月29日通过美通社发布新闻稿《集装箱式SST直流移动智算中心发布》中,第3张有误,已进行替换。特此更正,更新后的全文及图片如下: 集装箱式SST直流移动智算中心发布 台达、汉腾科技、龙芯中科携...

关键字: 移动 ST 固态变压器 CPU

凭借AI驱动创新、可量化客户影响力及行业领先的商业化卓越表现获此殊荣 新泽西州伯克利高地2026年3月26日 /美通社/ -- 作为生命科学行业AI优先数据分析解决方案的全...

关键字: ST OS AN BSP

这款新型多轨道卫星通信终端可扩展自主移动指挥与控制任务的能力,同时支持高速工业级移动通信应用 采用小巧机身设计,具备业界领先的耐用性、坚固外壳、快速排水功能以及高IP防护等级 华盛顿州雷德蒙德, March 25,...

关键字: 卫星 终端 ST 轨道

上海2026年3月25日 /美通社/ -- 以下报道来自海峡导报: 在中文大模型领域,2026年初的竞争焦点已悄然生变。当市场热议转向应用层时,阶跃星辰旗下的 Step 3.5-Flash 凭借突出的推理效率在多项榜单...

关键字: 模型 TOKEN 全栈 ST

德国鲁斯特2026年3月26日 /美通社/ -- 全球高性能与节能服务器解决方案领导厂商—神达控股股份有限公司(TWSE: 3706)旗下子公司神云科技股份有限公司(MiTAC Computing Technology...

关键字: COMPUTING MIT ST AI

业界首款 NVMe 和 SATA 抗辐射加固型 SSD,专为从低轨到深空的各类任务设计,采用梯度 Z 屏蔽和 AI 驱动自修复技术,可在 LET 100 MeV•cm2/mg 及 TID 500 krad 的极端辐射环境...

关键字: FOR SSD RS ST

约73%受试者可以达到每四个月一次给药;近60%的受试者具备延长至五个月一次给药的潜力 美国旧金山和中国苏州2026年3月24日 /美通社/ -- 信达生物制药集团(香港联交所股票代码:01801),一家致力...

关键字: AMD ST IO OV

在芯片验证领域,大量遗留的VHDL代码库如同“技术债务”,随着项目复杂度提升,其验证效率低下的问题日益凸显。将这些代码迁移至SystemVerilog(SV)并集成到UVM(通用验证方法学)环境中,不再是简单的语言翻译,...

关键字: VHDL SystemVerilog

在现代芯片设计流程中,硬件工程师往往面临着比软件开发更复杂的协作挑战。当多个工程师同时修改同一个Verilog模块的时序逻辑,或者对VHDL的状态机编码进行调整时,代码冲突不可避免。Git作为分布式版本控制系统,已成为硬...

关键字: Git 硬件开发 Verilog VHDL

全新便携网关让广播机构无需拆除现有 SDI 基础设施,即可随时随地获得即时、灵活的 ST2110 连接能力Patton®…… 让我们互联互通! “Fiberlink ST2110-TD 紧凑坚固。 随手部署,随处可用。...

关键字: LINK TE ST SD
关闭