当前位置:首页 > 公众号精选 > Excelpoint世健
[导读]许多通信、仪器仪表和信号采集系统需要同时通过多个模数转换器(ADC)对模拟输入信号进行采样。


许多通信、仪器仪表和信号采集系统需要同时通过多个模数转换器(ADC)对模拟输入信号进行采样。由于这些输入信号各自有不同的延迟,所以必须对输入的采样数据做同步处理。为满足低电压数字信号(LVDS)和并行输出ADC的需要,延迟不一致的问题对系统设计人员而言历来是一个难题。

JESD204B提供了一个方法通过一个或多个差分信号发送高速串行数据,比如发送ADC的输出。JESD204B规范本身具有实现通道间粗调对齐的功能。数据分割为帧,并持续发送至接收器。通过使用系统参考事件信号(SYSREF),JESD204B Subclass 1接口支持多个串行通道链路或多个ADC的数据对齐至SYSREF,以便同步发射器和接收器的内部帧时钟。这使得采用JESD204B链路的设备具有确定延迟。但是,为了让采样同步达到彻底的时序收敛,仍然有许多挑战等待系统设计人员去解决,如PCB布局考虑、时钟匹配和产生SYSREF以满足时序、SYSREF的周期性以及数字FIFO延迟的要求。

设计师必须决定设备时钟和SYSREF信号如何生成、以及如何在系统中分配。理想状态下,设备时钟和SYSREF应具有相同的摆幅和电平偏移以防止在器件引脚端引入固有的时延。SYSREF既可作为系统启动时候所需的单次触发,也可作为任意时刻需要同步时即可发生的重复信号。需要将时钟和SYSREF信号的最大偏斜纳入考虑范围,并仔细布局PCB,以满足整个电路板、连接器、背板和多种元件对于建立和保持时间的要求。最后,应将JESD204B发射器和接收器内部的数字FIFO以及信号跨时钟域传输所造成的固有时延计算在内并在后台数据处理中消除。

系统时钟可由晶振、VCO和时钟发生或时钟分配芯片产生。虽然特定的系统性能将决定对时钟的需求,但必须使用多个同步ADC来产生与输入时钟源同步的SYSREF信号。这使得时钟源的 选择成为重要的考虑因素,因为要能够通过已知时钟边沿在特定的时间点上锁存这一系统参考事件。若SYSREF信号和时钟未锁相,则无法达到这样的效果。

可使用FPGA为系统提供SYSREF事件。然而,除非FPGA也同步至发送到ADC的主时钟,否则FPGA发出的SYSREF信号很难跟主时钟对齐相位。另一种方法是由时钟发生或时钟分配芯片提供 SYSREF信号,可通过发送至整个系统的信号相位同步至多个时钟。采用此种方法,则SYSREF时间根据系统需要,既可以是启动时的一次性事件,也可以是重复信号。

只要确定性延迟在整个系统的ADC和FPGA内保持恒定,则可能并不需要额外的SYSREF脉冲,除非为了帮助产生特定的系统数据。因此,用于时钟对齐的周期性SYSREF脉冲可忽略或过滤掉,直到同步丢失。可只标识SYSREF发生过,但不重置JESD204B链路。

为了初始化ADC通道确定的起始点,系统工程师必须要能满足所有分布在系统中的SYSREF的时序要求。这意味着必须满足和时钟相关的建立和保持时间。只要能够满足到达第一个所需 时钟的建立时间要求,使用跨越多个时钟周期、相对较长的SYSREF脉冲可用于满足保持时间的需要。必须格外注意PCB的布局,保证系统中时钟和SYSREF布线长度匹配,以便使偏斜尽可能小。这可能是获得通道间同步采样处理结果的最困难的部分。随着ADC编码时钟速率的增加以及多电路板系统越发复杂,这一过程还将变得更困难。

系统工程师必须确定知道每个器件上的在电路板元件之间以及连接器上的SYSREF至时钟的偏斜。任何残余的器件间数字和时钟偏斜延迟都必须在FPGA或ASIC内有效归零。后台处理可能改变ADC的采样顺序并进行任何必要的重对齐,以便为数据的进一步同步处理作准备。在后台FPGA或ASIC中,可通过延迟最快的数据采样和发射器延迟,使其与最慢的数据采样对齐,以完成器件间采样偏斜的校正。对于复杂的系统,这可能需要用到多个FPGA或ASIC,每个器件都需要了解其器件间总采样延迟,以便用于最终的对齐。通过在JESD204B接收器中采用合适的缓冲器延迟来应对每个特定的发射器延迟,器件间的采样偏斜便可在整个系统中与已知确定值对齐。

AD9250是ADI的一款250 MSPS、14位、双通道ADC,可在subclass1的实施中支持JESD204B接口。该子类支持采用SYSREF事件信号的ADC采样同步。AD9525是一款低抖动时钟发生器,不仅提供7个高达3.1 GHz的时钟输出,还可根据用户配置同步SYSREF输出信号。这两款产品与ADI的可选扇出缓冲器产品组合使用,可精确同步与对齐多个发送至FPGA或ASIC处理的ADC数据。

图1. AD9250、AD9525和FPGA示意图。

原文转自亚德诺半导体

免责声明:本文内容由21ic获得授权后发布,版权归原作者所有,本平台仅提供信息存储服务。文章仅代表作者个人观点,不代表本平台立场,如有问题,请联系我们,谢谢!

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

ADC(Analog to Digital Converter, 模数转换器), 用于实现模拟信号向数字信号的转换。A/D转换的作用是将时间连续、幅值也连续的模拟信号(电信号)转换为时间离散、幅值也离散的数字信号(二进制...

关键字: ADC 转换原理 模拟信号

一直以来,ADC模数转换器都是大家的关注焦点之一。因此针对大家的兴趣点所在,小编将为大家带来模数转换器的相关介绍,详细内容请看下文。

关键字: ADC 模数转换器

本款ADC具有高通道密度优势,可使CT模组达到更小像素,使CT扫描仪的成像质量达到较高的分辨率。

关键字: ADC

这款测试芯片是业界首款采用12纳米FinFet(FF)技术为音频IP提供完整解决方案的产品。该芯片完美结合了高性能、低功耗和优化的占板面积,为电池供电应用提供卓越的音质与功能。这款专用测试芯片通过加快产品上市进程、提供同...

关键字: 测试芯片 半导体 ADC

2024年1月23日,鼎阳科技正式发布8GHz带宽高分辨率示波器,树立了国产高分辨率示波器的新标杆。此次发布的示波器为SDS7000A系列推出的新型号SDS7804A,具备12-bit高精度ADC,1Gpts存储深度,支...

关键字: 示波器 ADC 第三代半导体

本文介绍新一代多路复用模数转换器(ADC)如何提供更多通道、更深入的信号链集成、灵活性和鲁棒性优势,以简化复杂系统设计,从而支持在先进工厂和生产设施中实现自动化和过程控制。

关键字: ADC RC低通滤波器 鲁棒性

新厂房将提供从抗体中间体到偶联原液及制剂的一站式临床和商业化生产服务 产能翻番,为需求激增的全球偶联药行业提供更强大赋能 无锡2023年9月20日 /美通社/ -- 全球领先的生物偶联药合同研究、开发和生...

关键字: ADC 全自动 新加坡 自动化系统

公司工业电子产品有着广阔的市场空间,应用于工业测量和信号调理的SmartAnalog系列高精度SOC芯片已正式发布,正在拓展品牌工业客户的导入。

关键字: SAR ADC SmartAnalog

SAR ADC是一个非常常见的拓扑结构,这是一种在速度、分辨率和功率之间提供了很好平衡的折衷方案。SAR ADC的一个关键优势是几乎没有延迟。因此在很多应用领域都能看到使用SAR ADC。

关键字: SAR ADC 拓扑结构

高精度ADC即高精度模数转换器,是一种能够将输入模拟信号转换为数字信号的芯片,在多种工业、医疗和科研领域都有广泛应用。高精度ADC的主要特点是能够提供高分辨率、高速度和高精度的模数转换,并且具有很强的抗噪能力和线性度。

关键字: ADC 高精度ADC 模数转换
关闭
关闭