关闭

全栈芯片工程师

所属频道 公众号精选
负责CIS、MCU芯片设计、验证、后端全流程实现,欢迎同行加入交流学习!
  • 【FPGA】记录VIVADO SDK烧录问题

    周末把OV的CIS OV5640捡起来玩一玩,遇到点烧录问题,记录并分享一下,避免以后再遇到同样问题,浪费时间定位。

  • UART通信协议及SoC仿真

    通用异步收发传输器(Universal Asynchronous Receiver/Transmitter),通常称作UATR,是一种串行、异步、全双工的收发器。全双工的UART支持同时双向通信,是嵌入式系统必不可少的debug接口。

  • UART通信协议及SoC仿真

    通用异步收发传输器(Universal Asynchronous Receiver/Transmitter),通常称作UATR,是一种串行、异步、全双工的收发器。全双工的UART支持同时双向通信,是嵌入式系统必不可少的debug接口。

  • RC抽取工艺文件(一)

    最近产品类文章写得偏多,回归下技术文章,最近有朋友在问:没有qrcTechfile文件,用captable可以不?没有指定process node可以不?

  • RISC-V取指剩余缓存技术

    为了提高代码密度,处理器选择支持16位的压缩指令集,因此程序会出现32bit和16bit同时出现的场景,32bit指令可能存在与32位地址边界不对齐的情况,E203采用剩余缓存技术(Leftover Buffer)。ITCM小编采用SMIC的64bit SRAM实现,读一次有64bit数据即2条指令,SRAM有读保持功能,不用外部再次寄存从而节省64bit寄存器。注意,每8个byte为一个lane。

  • 解析MIPI C-PHY(一)

    DPHY是源同步系统(有同步时钟通道clock lane),为了提高带宽,CPHY没有同步时钟clock lane,时钟是嵌入到数据中的,当然也涉及到数据编解码。DPHY是1个时钟lane,1/2/4对数据lane,接收端根据时钟边沿采样数据,比如寻找0xb8的同步头。而MIPI CPHY不带时钟lane,必先恢复时钟,然后用恢复时钟采样数据(寻找0xb8的同步头),然后进行数据解码。

  • 解析异步电路设计

    最经典的2DFF 1-bit同步器如下,下图结构通常用于单bit控制信号的异步处理:

  • RISC-V强大的原子指令

    RISC-V 把原子指令划分成单独的指令扩展,命名为 'A'。该扩展中主要包含两部分,一个 LR/SC 指令,即Load-Reserved/Store-Conditional,另外一个是 AMO 指令,RV32A 有两种类型的原子操作:

  • MIPI CSI2协议

    来源:公众号瓜大三哥,版权归瓜大三哥所有1MIPI简介2MIPICSI-2简介2.1MIPICSI-2的层次结构2.2  CSI-2协议层2.3  打包/解包层2.4  LLP(LowLevelProtocol)层2.5  通道管理(LaneManagement)层2.6  物理...

  • MIPI D-PHY协议

    文章转自知乎[MIPI自学笔记],作者IEEE1364https://zhuanlan.zhihu.com/p/926820471 MIPI概述MIPI是MobileIndustryProcessorInterface的缩写,即移动行业处理器接口,是MIPI联盟发起的为移动应用处...

  • 国内最大规模OPC上云,5000核并行,效率提升53倍

    上一篇《EDA云实证Vol.1:从30天到17小时,如何让HSPICE仿真效率提升42倍?》里,我们帮一家DesignHouse提高了使用HSPICE进行芯片设计仿真的效率。而设计好的集成电路图案需要通过光刻机转印到晶圆上才能完成制造,这就是芯片制造中最重要的一个步骤——光刻。在...

  • 下一个名誉全球的国产SoC接班人会是你吗?

    随着大数据AI处理和智能交互需求的提升,部分设备智能化升级过程中,原MCU方案将被SoC代替,或者SoC与MCU配合使用,其中SoC运算处理数据,MCU负责收集数据与简单控制。市场规模和结构:2017年全球SoC市场规模为1318.3亿美元,预计2023年增长到2072.1亿美元...

  • 芯片片上SRAM存储概略及生成使用实践 (上)

    芯片是一个庞杂的系统,体量分布非常宽泛,从百十个gate的数模混合芯片(譬如:PMU,sensor等等)一路到上百亿门的复杂高端数字芯片(譬如:苹果Axx,麒麟:9xx,联发科:天玑系列抑或各个巨大无比的NP网络芯片等等)同样的芯片,也可以从不同维度进行区分,譬如:逻辑功能分类(...

  • 详解NLDM/CCS library model

    随着工艺节点下降到65nm以后,传统的NLDMmodel不再精确,Synopsys提出了基于电流源模型的CompositeCurrentSource(CCS),集timing/power/noise于一体,精确度更高,与SPICE的误差可以达到±2%。什么是TimingModel...

    公众号精选
    2021-12-07
  • 【DFT】Scan reorder导致的形式验证失败

    我们可以在做布局之前通过读入scandef或者其他方式来告诉工具扫描链的起止信息,然后在Place的时候启动scanreorder,让工具对扫描链进行重排序以节省绕线资源。 关于scanreorder的设置/命令:Innovus:在布局之前设置:setPlaceMode-plac...

    公众号精选
    2021-12-07