[导读]Cadence设计系统公司日前宣布,汽车零部件生产商Denso公司在改用了Cadence定制/模拟与数字流程之后,在低功耗混合信号IC设计方面实现了质量与效率的大幅提升。将Cadence Encounter RTL-to-GDSII流程应用于设计的数字
Cadence设计系统公司日前宣布,汽车零部件生产商Denso公司在改用了Cadence定制/模拟与数字流程之后,在低功耗混合信号IC设计方面实现了质量与效率的大幅提升。将Cadence Encounter RTL-to-GDSII流程应用于设计的数字部分之后,Denso表示比之前采用的流程减小了10%的面积,功耗降低了20% 。在设计的模拟部分,根据多次测试的数据结果,Denso使用Cadence Virtuoso定制/模拟流程(6.1版)实现了30%的效率提升,并预计在实际设计上也有相同的改进。对于Denso来说,在生产效率与成品质量方面所获得的提升效果是显著的。
“在竞争激烈的汽车电子市场,可靠性是必要的前提,”Denso电子设备商业部经理Yoichi Oishi最近在CDNLive!日本技术会议期间演讲时说,“我们需要改进我们的设计工具,才能在不牺牲质量的前提下实现更高的芯片开发效率。采用了Cadence Encounter和Virtuoso流程后,我们在芯片质量和产品上市时间方面都实现了我们的目标。”
为实现高级节点设计数字部分的功耗、性能与面积的改良,Denso使用Encounter RTL-to-GDSII流程,其中包含Encounter RTL Compiler用于全局综合,以及用于设计实现的Encounter Digital Implementation System。在模拟部分,Denso在完整的定制/模拟流程中采用Virtuoso Schematic Editor、 Virtuoso Layout Suite 以及 Virtuoso Analog Design Environment,在规格驱动的多测试环境中,以灵敏度分析和电路参数优化,在整个定制布局中实现强大而中心明确的设计。
对于in-design与寄生提取签收,Denso使用了Cadence QRC Extraction,它与Virtuoso和Encounter流程紧密结合,实现更快的收敛以及迅速产品上市。从另一家供应商的技术更换为QRC Extraction之后,Denso能够消除文件界面,直接从Virtuoso的环境管理数据,实现了效率的提升与更快的产品上市时间。
“Cadence为诸如Denso这样的客户提供了完整的混合信号与低功耗设计方案 - 可以帮助他们改进关键指标,如功耗、性能与面积,”Cadence解决方案营销部主管Qi Wang说,“无论是应对高级工艺节点还是主流工艺尺寸,设计团队都可以用Cadence的流程实现具有竞争力的商业和市场目标。”
本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
Bitmap是一种通过位映射来高效存储和查询数据的技术,它在处理大规模数据集时能够有效地节省内存空间。Bitmap技术特别适用于需要对大量数据进行存在性检查的场景,比如用户签到、页面访问等,它可以显著节省内存空间。
关键字:
IC设计
RAM
bitmap
在IC设计中,我们有时会使用深度很大,位宽很小的ram。例如深度为1024,位宽为4bit的ram。此类的ram有个明显的缺点:形状狭长,不利于布局布线、导致读写接口走线过长,不利于时序收敛。
关键字:
IC设计
RAM
在ASIC设计中,项目会期望设计将代码写成clk-gating风格,以便于DC综合时将寄存器综合成clk-gating结构,其目的是为了降低翻转功耗。因为当控制信号(vld_in)无效时,使用了clk-gating后的...
关键字:
IC设计
clock-gating
ASIC
通常block的input和output信号存在时序问题时,我们通常采用寄存器打拍的方式,在两个block直接插入reg,从而解决时序问题。
关键字:
IC设计
RR调度原理
AXI信号
8b10b编码作为数字通信领域中的一项重要线路编码方案,其核心理念在于将每8位数据映射到10位编码中。这个映射过程严格按照特定规则进行,旨在保证编码中的电平转换足够,以维持信号的直流平衡,并提供足够的时钟信息,使接收端能...
关键字:
FPGA
8b/10b编码
IC设计
在FPGA和IC设计领域,经常会面临一个挑战:多个端口同时竞争一个端口的数据。在这种情况下,采用RR调度策略可能是一种解决方案。
关键字:
FPGA
嵌入式系统
IC设计
May 9, 2024 ---- 据TrendForce集邦咨询研究显示,2023年全球前十大IC设计业者营收合计约1,677亿美元,年增长12%,关键在于NVIDIA(英伟达)带动整体产业向上,其营收年成长幅度高达10...
关键字:
NVIDIA
IC设计
AI
2024国际集成电路展览会暨研讨会(IIC Shanghai)期间,以“芯·未来”为主题的2024中国IC领袖峰会暨中国IC设计成就奖颁奖典礼于3月29日在上海张江召开,安谋科技(中国)有限公司(以下简称“安谋科技”)再...
关键字:
IC设计
集成电路
AI
3月29日,由知名媒体ASPENCORE主办的“中国IC设计成就奖”(2024 CHINA IC DESIGN AWARDS)颁奖典礼在上海举办。江苏谷泰微电子有限公司凭借在模拟芯片及信号链芯片领域的出色表现,荣获202...
关键字:
IC设计
信号链芯片
模拟芯片
Dec. 20, 2023 ---- TrendForce集邦咨询表示,受惠于智能手机、笔记本电脑供应链库存落底并且进入季节性备货旺季,加上生成式AI相关主芯片与零部件出货加速,第三季全球前十大IC设计公司营收环比增长1...
关键字:
IC设计
AI
大型语言模型
近日,第29届中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(ICCAD)在广州举行。来自国内外IC设计企业及IP服务厂商、EDA厂商、Foundry厂商、封装测试厂商、系统厂商、风险投资公司、集成电路...
关键字:
半导体
IC设计
集成电路
第29届中国集成电路设计业2023年会暨广州集成电路产业创新发展高峰论坛(ICCAD)即将于11月10日至11日在广州盛大开幕。本届年会以“湾区有你,芯向未来”为主题,深入探讨当前形势下我国集成电路产业特别是IC设计业面...
关键字:
集成电路
IC设计
机器学习
Sep. 21, 2023 ---- 根据TrendForce集邦咨询表示,AI刺激相关供应链备货热潮,除了激励第二季全球前十大IC设计公司营收达381亿美元,环比增长12.5%,也推升NVIDIA(英伟达)在第二季正式...
关键字:
IC设计
AI
英伟达
(全球TMT2023年9月4日讯)Pixelworks,Inc.宣布,其子公司逐点半导体(上海)股份有限公司(PWSH)任命白农(Wallace Pai)为其子公司逐点半导体(上海)股份有限公司执行副总裁兼首席运营官。...
关键字:
PIXELWORKS
半导体
格芯
CADENCE
Jun. 20, 2023 ---- 根据全球市场研究机构TrendForce集邦咨询表示,第一季供应链库存消化不如预期,且适逢传统淡季,整体需求清淡。不过,由于部分新品拉动,加上特殊规格急单带动,第一季全球前十大IC设...
关键字:
AI
IC设计
智能手机
Apr. 25, 2023 ---- 随着全球总体经济高通胀风险升高,以及2022下半年下游库存进入修正,IC设计业者对市况反转的反应也较晶圆代工业者更敏感与实时。TrendForce集邦咨询表示,除了消费性终端整体消费...
关键字:
IC设计
云端服务
凭借在芯片测试领域卓越的产品创新能力,以及全方位的客户服务等方面的突出影响,是德科技(Keysight Technologies,Inc.)荣获ASPENCORE评选的2023中国IC设计成就奖之“年度杰出测试测量供应商...
关键字:
IC设计
芯片测试
数字芯片
新型调制器将速度和规模提高到224G/λ,适用于未来的高速应用 加利福尼亚州山景城2023年3月7日 /美通社/ -- OpenLight 今天宣布已开发并成功展示了一种224G InP调制器,可用于Tower的PH1...
关键字:
IC设计
LIGHT
PIC
调制器
以不变应万变在这个时代对于EDA厂商而言是行不通的,灵活性将成为EDA工具一个重要的性能指标,而灵活性是云与生俱来的本领。Frank Schirrmeiste表示:“业界正迎来SaaS作为EDA工具使用模型的时代,自动化...
关键字:
EDA
IC设计
芯片
集成电路设计指在一块较小的单晶硅片上集成许多晶体管及电阻、电容等元器件,并按照多层布线或遂道布线的方法,将元器件组合成完整的电子电路的整个设计过程。集成电路设计是一门非常复杂的专业,而电脑辅助软件的成熟,让 IC 设计得...
关键字:
集成电路
IC设计
产业链