当前位置:首页 > 工业控制 > 工业控制
[导读]图13-11(a)所示为主从RS触发器原理电路。它是由两个高电平触发方式的同步RS触发器构成。其中门E、F、G、H构成主触发器,时钟信号为CP,输出为Q、,输入为R、S。门A、B、C、D构成从触发器,时钟信号为,输入为主触发器

图13-11(a)所示为主从RS触发器原理电路。它是由两个高电平触发方式的同步RS触发器构成。其中门E、F、G、H构成主触发器,时钟信号为CP,输出为Q、,输入为R、S。门A、B、C、D构成从触发器,时钟信号为,输入为主触发器的输出、主Q,输出为Q、。从触发器的输出为整个主从触发器的输出,主触发器的输入为整个主从触发器的激励输入。

当CP=0时,=1。主触发器被封锁;而从触发器被打开,接收主触发器的内容,

从而使主

当CP=1时,此时主触发器接收输入激励信号,其状态方程

此时,因为=0,从触发器被封锁,输出端Q、保持原来状态不变。
当CP由1跳变至0时,因为CP=0,主触发器维持状态不变。而由0跳变至1,从触发器接收CP=1期间存入主触发器的信号,从而更新状态,状态方程

综上所述,图13-11(a)所示的主从触发器的工作分两步进行。第一步,当CP由0跳变到1及CP=1期间,主触发器接收输入信号激励,状态发生变化;而由1变为0,=0,从触发器被封锁,因此,触发器状态保持不变,这一步称为准备阶段。第二步是当CP由1跳变到0,且CP=0期间,主触发器被封锁,状态保持不变;而从触发器时钟由0跳变到1,接收这一时刻主触发器的状态,触发器输出状态发生变化。

在CP的一个变化周期内,只有在CP下降沿来到的瞬间,触发器输出状态(Q、)才能发生一次翻转,这种触发方式称为脉冲触发。因此,这种触发器能有效地克服空翻。图13-12所示为主从RS触发器的工作波形。在图13-11(b)中CP端的小圆圈“〇”表示触发器是CP下降沿触发的。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

锁存允许端(LE)的作用。当LE为高电平时,输出端(Q0至Q7)随输入数据端(D0至D7)的变化而变化。当LE为低电平时,输出端被锁存在已建立的数据电平,即使输入数据端发生变化,输出端的电平也不会改变。

关键字: 74ls373 锁存器 触发器

74LS175是一款4D触发器集成电路,它包含6个D触发器,这些触发器可以组合起来形成寄存器或抢答器等多种功能部件。

关键字: 74ls175 触发器 寄存器

对电路的复位往往是指对触发器的复位,也就是说电路的复位中的这个“电路”,往往是指触发器,这是需要注意的。

关键字: 复位电路 触发器 电路仿真

触发器是数字逻辑电路中的基本元件,用于存储二进制状态。RS触发器是最早的触发器类型之一,由两个与门和一个或门构成。基本RS触发器具有置位、复位和保持功能,其特性方程是描述触发器输入与输出之间逻辑关系的数学表达式。

关键字: 触发器 数字逻辑电路 二进制

当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。一般规定触发器Q端的状态作为触发器的状态。

关键字: 与非门 rs触发器 触发器

同步传输通过某种时钟信号来控制数据的传输速率和保证接收端正确接收数据;异步传输则采用起始/停止位等标志来分离每个字符并进行传输。

关键字: 串行通信 时钟信号 异步传输

本文中,小编将对触发器予以介绍,如果你想对触发器的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。

关键字: 触发器 SR触发器 D触发器

在这篇文章中,小编将为大家带来施密特触发器的相关报道。如果你对本文即将要讲解的内容存在一定兴趣,不妨继续往下阅读哦。

关键字: 施密特 触发器

移位寄存器是一种基本的数字电路组件,常用于在计算机系统中进行数据的移位操作。它是由一串连续的触发器(一种存储设备)构成的,能够按照一定的规律将输入数据进行平移或循环移位。在本文中,我们将介绍移位寄存器的工作原理以及它在实...

关键字: 移位寄存器 计算机 触发器
关闭
关闭