当前位置:首页 > 通信技术 > 通信技术
[导读]知识丰富的高速PCB设计者们可以容易地察觉形成连续地的难度,并且想象某处该有地,尽管想象中的地根本就不存在。在PCB上,导线和/或印刷线(runs)看上去好像是完好的地,可是在高速或高频电路里却成为电感或捉摸不定的

知识丰富的高速PCB设计者们可以容易地察觉形成连续地的难度,并且想象某处该有地,尽管想象中的地根本就不存在。在PCB上,导线和/或印刷线(runs)看上去好像是完好的地,可是在高速或高频电路里却成为电感或捉摸不定的东西。“接地”是大部分最初接触高速电路设计者们最集中的问题。下面我们针对高速电路的接地设计做简单探讨。


  一、  印制电路板(PCB)上的地线处理
  系统中的每个PCB应至少有一个地线层理论上一个双面板应该将一面作为地层线,而另一面作相互连接用,但在实际中,这是不可能的,因为地线层中的局部要用于信号和电源的交叉及过孔尽管如此,保留区域应尽可能大,至少为75%,同时应确保没有被单独隔离的地层区域板上IC的接地引脚应直接焊接到地线层以减少串行电感电源端与地端应安装低电感陶瓷表面贴片式退耦电容如果采用引脚电容,其引脚必须小于1mm,同时也要求铁氧体垫圈在多板卡系统中,减小接地阻抗的最好方法是利用另一块PCB作为底板(母板)以实现各板之间的联接,因此要提供一个连续的地线层到母卡PCB连接器中有30~40%的管脚分配给地线,而且这些引脚应该连接到底板的母卡上底板上的地线层与机架地多点连接,以扩散接地电流的返回路径地线与金属机架之间良好的连接是至关重要的,要求自攻金属螺钉或啮形垫圈特别注意的是经阳极化处理的铝材机架,由于其表面是绝缘的对于具有大量数字电路的高速系统,要求从物理上将敏感的模拟器件与有噪声的数字器件分离,且信号走线尽可能短对于模拟、数字混合的PCB板应有相互分离的地线,且二者不能相义叉,以防止电容耦合对于底板也要求模拟地与数字地分离数字地、模拟地、电源地及系统地之间的最终连接应采用多总线带或宽铜钉以减小电阻和感抗每板的模、数地之间应并接两背靠背的肖特基二极管,以防板卡在插拔时在两地之间形成直流压差只要注意系统布局布线,防止信号间的相互干扰就可以减小噪声如果使用地线层,在大多数情况下能对灵敏信号的交叉起屏蔽作用另外,系统中连接器上的所有信号走线必须采用并行方式,以方便实现与地线引脚的分离,从而减小相互间的耦合;应尽量采用多地线引脚以减小信号板和底板之间的地阻抗,实现信号线的分离。


  二、  模拟数字混合器件的地线处理
  象运算放大器、基准源等模拟器件应与模拟地之间退耦,而AD、DAC以及混合IC也应看作模拟器件并与模拟件之间退耦此类内部既有模拟电路又有数字电路的IC,由于数字电流的迅速改变将产生一电压并无疑会通过分布电容耦合到模拟电路同时在IC的引脚之间不可避免地存在约0.2PF的分布电容,因此其模拟地与数字地通常保持分离以避免数字信号耦合到模拟电路然而,为防止进一步耦合,AGND与DGND应在外部以最短距离连接到模拟地在GND连接处任何额外的阻抗都将引起数字噪声,同理也将通过分布电容耦合到模拟电路IC的DGND引脚告诉我们该引脚在内容连接到IC的数字地,而不是指该引脚必须连接到系统的数字地通过减小转换器数字端口的扇出,可以保持转换器在瞬变状态逻辑转换的相对独立,也可以使任何进入转换器模拟端口的潜在耦合减少为隔离转74换器数据总线上的噪声,最好的办法是在其数据端口放置一缓冲锁存器缓冲锁存器应与另一数字电路共地,并且耦合到PCB板的数字地线上由于数字抗噪声度约为数百或数千毫伏,因此数字地和模拟地之间的噪声减小应主要针对转换器的数字接口模拟电路与数字电路一般要求单独供电转换器的电源管脚应该与模拟地之间接退耦电容,逻辑电路的电源引脚应与数字地之间退耦如果数字供电电源相对没有干扰,也可用来作模拟电路的供电电源,但这种应用应谨慎。


  三、  采样时钟电路的地线处理
  采样时钟产生器电路也应考虑接地问题,并且与模拟地之间的退耦电容要更大一些采样时钟的相位噪声会降低系统的SNR由于采样时钟的抖动会调制输入信号,增加噪声并引起基准畸变,因此应采用低相位噪声的晶振作为采样时钟采样时钟产生器应与数字电路隔离并退耦到模拟地理论上在具有分散地的系统中,采样时钟产生器应以模拟地作为参考,然而由于系统的各种制约,这种作法不总是能实现在许多情况下,采样时钟是通过对基于数字地的高频系统时钟分频得到的,如果将基于数字地的时钟信号传递到基于模拟地的ADC,两种地之间的噪声将直接叠加到时钟信号上并产生过大的抖动,这种抖动将降低SNR并产生不希望的谐波可以利用RF传输与差动传输加以改善,差分接收和差分驱动应采用发射极耦合逻辑电路(ECL)以减小相位抖动。


  四、  结束语
  除了接地规则外高速电路的设计人员还必须考虑电源的规则,以便得到最佳结果.必须对每根引入高速电路或者获取数据电路的电源线在它的返回地线上认真地退耦,以防止噪声进入电路.电路板设计中应大方地使用0.01到0.1UF的陶瓷电容,把它们放在尽可能靠近要退耦的器件或者电路处.还有,至少给每个电源线加一个3到20uF高质量的钽电容,安放在尽可能靠近电源进线的引线脚处,以防止可能的低频大纹波传出电路卡。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

普通接地是指将电气设备的金属外壳或其他可带电部分接地,使设备与地之间的电势保持一致,以确保人身安全。这是传统的接地方式,也是最常用的接地方式。浮动接地则是将电气设备与地之间保持一定的电阻,不必直接接地。这种接地方法通常使...

关键字: 浮地 接地

在弱信号模拟电路中,噪声是影响电路性能的关键因素。电路噪声可能导致信号失真、精度下降,甚至使电路无法正常工作。而供电方式的选择对弱信号模拟电路的噪声水平有着至关重要的影响。不同的供电方式会引入不同类型和程度的噪声,因此,...

关键字: 弱信号 模拟电路 噪声

在集成电路设计领域,模拟电路的设计与优化一直是一个极具挑战性的任务。传统的模拟电路设计流程往往依赖于工程师的经验和大量的电路仿真实验。工程师需要不断调整电路参数,并通过仿真来验证电路性能是否满足设计要求。然而,随着电路复...

关键字: AI 模拟电路 贝叶斯算法

模拟电路在现代电子系统中占据着至关重要的地位,广泛应用于通信、医疗、航空航天等众多领域。然而,模拟电路由于其自身的复杂性和元件参数的容差特性,极易发生软故障。软故障通常表现为元件参数的缓慢变化,不像硬故障那样会导致电路完...

关键字: 模拟电路 软故障诊断 模糊理论

现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。

关键字: 数字 模拟电路

‌电路板电阻是电子工程中不可或缺的基础元件,用于控制电路中的电流,以实现各种电路功能。电阻,也被称为电阻器,是电子设计中不可或缺的器件,它通过金属或非金属材料在电路中产生阻碍电流的作用。简而言之,电子电路的设计离不开电阻...

关键字: 电阻 模拟电路

接地是指将设备通过电气导体与大地相连,形成电气环路,以便于在设备出现故障时,能够通过放电电流让保护装置检测并切断故障,从而保护设备和人员。接地一般用于交流电源的中性点、大电容、大电感、变压器及低压电气设备等。

关键字: 接地 浮地

在精密模拟电路设计中,电源噪声与共模干扰已成为制约系统信噪比的核心瓶颈。以16位ADC采集系统为例,电源纹波每增加1mV可能引入0.5LSB的量化误差,而共模干扰通过寄生电容耦合至差分输入端时,可使有效位数(ENOB)下...

关键字: 模拟电路 抗干扰设计 电源去耦 共模噪声

高速电路中的电阻端接作用主要包括确保信号完整性、减少反射和串扰‌。在高速电路设计中,信号传输速度非常快,阻抗不连续性问题更加严重。当信号在传输过程中遇到阻抗突变时,部分信号能量会反射回源端,引起信号的上冲和下冲,甚至产生...

关键字: 高速电路 电阻

这个项目是我们当前模拟信号和滤波器设计学习工具包的关键组成部分,我在这里分享系统的解释,设计见解和动手实验,揭开模拟电路世界的神秘面纱。在本文中,我将介绍这个实验的设计原则、模块功能和实际设置,重点介绍它如何既可以作为教...

关键字: 滤波器 模拟电路 心电图
关闭