当前位置:首页 > 嵌入式 > 嵌入式硬件
[导读]高质量的基于PCI Express的DesignWare PHY、控制器和Verification IP完整方案以其翻倍至16GT/s的性能助力企业级SoC设计美国加利福尼亚州山景城,2014年6月 —亮点:&

高质量的基于PCI Express的DesignWare PHY、控制器和Verification IP完整方案以其翻倍至16GT/s的性能助力企业级SoC设计

美国加利福尼亚州山景城,2014年6月 —

亮点:

• 业界首款完整支持最新PCI Express 4.0规范的PCI Express® 4.0 IP解决方案,已于6月4日在加利福尼亚州圣克拉拉市举办的2014年PCI-SIG®开发者大会上亮相

• 基于PCI Express 4.0的Synopsys DesignWare®控制器IP提供面向端点、根组件、双重模式(端点/根组件)以及交换开关应用的端口逻辑,具有最小的延迟、门数和功耗

• 基于PCI Express 4.0的Verification IP将模拟软件/固件等应用层的功能去验证PCI Express端点、交换开关和根组件器件,极大地简化测试台的开发

• 支持PCI Express 4.0的DesignWare PHY IP目前正在开发过程中,其提供的先进均衡功能在改善高速率数据在传统的通道中传输信号完整性问题的同时优化工作和待机功率

• 随着早期支持PCI Express 4.0规范的高质量IP面市,降低了集成风险并加快了集成16GT/s PCI Express器件的面市

为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前发布了业界首款完整的PCI Express 4.0 IP解决方案,它由DesignWare PHY、控制器和Verification IP(VIP)组成,专门针对诸如服务器、网络设备、存储系统以及固态硬盘(SSD)等企业级计算应用。PCI Express 4.0是PCI Express I/O的下一代标准,其吞吐量增加了一倍至16 GT/s,目前外围部件互连专业组(PCI-SIG)完成了初步修订0.3版。基于PCI Express 4.0的DesignWare IP使得在SoC中集成PCI Express 4.0规范定义的16GT/s性能和省电功能这些特性时变的更加简单。基于DesignWare IP中已经验证过的、累加起来进入了超过1000项芯片设计的PCI Express3.0、2.1和1.1技术,PCI Express4.0的DesignWare IP使设计人员能够快速地将新的PCI Express4.0功能集成到他们的产品中,同时降低风险并缩短上市时间。

“Synopsys是PCI Express 4.0规范的一个积极、早期的支持者,这种规范为高端服务器和企业级应用提供了关键的性能和功耗改善,”Solarflare公司技术和解决方案营销副总裁Bruce Tolley表示道,“作为智能化应用以太网网络接口软件和硬件领域内的领导者,我们依赖Synopsys为我们提供值得信赖的、支持最新规范的PCI Express IP解决方案。Synopsys对PCI Express 4.0规范的率先支持,再加上该公司业内一流的技术支持,正是我们对领先PCI Express IP供应商所期望的。”

“Teledyne-LeCroy与Synopsys过去一直紧密地合作,以确保PCI Express和M-PCIe的互通作性和标准符合性。”Teledyne-LeCroy公司产品营销经理John Wiedemeier表示道:“为了加速上市时间,设计师需要一种高质量的IP产品来帮助降低将接口整合到其SoC中的风险。我们与Synopsys在最新PCI Express规范上的合作关系加强了各方的生态系统,同时使企业级SoC的设计师能够利用经过验证的解决方案。”

基于PCI Express 4.0的DesignWare PHY IP将支持全功能的分支和聚集,从而为设计师提供了灵活性,既可以将PHY宏配置成运行在2.5、5、8或者16 GT/s等速率下的多个链路,也可以将多达16个通道聚合成一条链路。PHY模拟前端包括了5抽头DFE、连续时间线性均衡(CTLE),以及带有链路初始化和适应先进算法的前馈均衡(FFE),以此来提高传统通道在高速率数据传输下的信号完整性。由于降低功耗是许多市场的关键要求,DesignWare PHY IP将通过包括L1子状态在内的先进技术,将工作功耗和待机功耗同时降低。对分离参考时钟独立SSC(SRIS)的支持将允许使用电缆在系统外实现新级别的PCI Express应用。

基于PCI Express 4.0的低功耗、低延迟DesignWare Controller IP向后兼容PCI Express规范(4.0、3.0、2.1、1.1、M PCIe和包括L1子状态等可选功能),覆盖了交换开关、端点、双重模式以及根组件等端口类型,同时支持嵌入式DMA和SR-IOV。在 DesignWare的PCI Express 4.0控制器IP及前几代产品中,已可提供ARM® AMBA® 4 AXI™、AMBA 3 AXI和AMBA AHB™以及原生接口,使设计师能够迅速升级到PCI Express 4.0。基于现有的DesignWare IP架构,基于PCI Express 4.0的DesignWare Controller IP支持多种链路宽度(x1~x16)和多种数据通路位宽,在使门数量达到最低并将设计风险降低的同时,为目标应用提供优化的解决方案。

Synopsys的PCI Express的VerificationIP可以完整的验证基于PCI Express 4.0、3.0、2.1和1.1的所有设计。它是完全可配置的,以支持在PIPE(用于PCI Express的物理接口)或者串行接口上验证PCI Express端点、交换开关和根组件器件。借助这一整套的基于协议、方法学、覆盖率、验证以及高效成品率特性,设计师将能够快速获得PCI Express设计的验证收敛。

“自2003年以来,Synopsys一直是PCI-SIG的积极会员,参加了工作组并为PCI Express规范的演进做出了贡献,”PCI-SIG主席兼总裁Al Yanes表示道:“作为一家PCI Express IP的供应商,Synopsys对PCI Express 4.0规范最新版本的支持,促进了高性能应用对PCI Express 4.0的早期采用。”

“企业级应用需要通过PCI Express接口来获得更大宽带,以应对服务器、存储设备和交换机等互联的需求,”Synopsys IP和原型技术营销副总裁John Koeter表示:“Synopsys正在运用我们领先的PCI Express技术让设计师能够将采用最新PCI Express规范的领先产品带进市场。我们基于PCI Express 4.0的完整DesignWare IP解决方案在我们现有的PCI Express 3.0 IP基础上实现了性能翻倍;使设计师能够以更低的设计风险在其SoC中实现PCI Express 4.0,同时加快了达成销售的时间。”

供货

基于PCI Express 4.0的DesignWare控制器IP现在已经开始供货。Synopsys基于PCI Express 4.0的Verification IP计划于2014年第三季度初开始供货。需要更多有关用于PCI Express 4.0的、采用14/16nm FinFET和28nm工艺技术的DesignWare PHY IP的供货信息,请联系Synopsys。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

新思科技全球总裁兼首席执行官Sassine Ghazi深入分享万物智能时代的全新机遇

关键字: EDA AI IP

2023年,AIGC给我们的工作生活带来了前所未有的生产力提升,也引爆了一波AI芯片应用。但纵观全球半导体产业,各行业复苏不及预期,市场需求持续低迷,进入L型底部。

关键字: 安谋科技 AI 智能汽车 异构计算 IP review2023

为数据中心提供卓越的吞吐量、AI编码和图像增强性能。

关键字: IP 半导体

2023年12月21日,由芯原股份主办的第二届南渡江智慧医疗与康复产业高峰论坛成功召开,芯原股份创始人、董事长兼总裁戴伟民博士在开幕致辞分享了对于本届论坛的期望和对于未来海南康养产业的愿景。

关键字: 智慧医疗 康养产业 芯原 IP

业内消息,近日有阿里员工在社交媒体平台发文称,自己在盒马总部无法使用山姆会员 App,质疑盒马总部的 IP 地址被山姆屏蔽。该员工表示,来盒马总部开会,打算逛一下山姆会员 App,结果完全打不开。还以为手机出问题了,重启...

关键字: IP

随着汽车智能化的发展,信息安全变得尤为重要。在电影《速度与激情8》中黑客操纵大量自动驾驶汽车坠楼攻击的画面,或许在未来也不仅仅是只存在电影里夸张刻画。

关键字: 车规 信息安全 IP HSM 安谋科技 山海 S20F SPU

Chiplet是一种微型集成电路技术,它代表了半导体设计和制造的新趋势。在传统的单一SoC设计中,所有的功能都被集成到一块大型芯片上。相比之下,Chiplet设计采用了一种模块化方法,将不同的功能划分到多个小型芯片上,然...

关键字: PHY Chiplet IP 奎芯科技

近日,第11届EEVIA年度中国硬科技媒体论坛暨产业链研创趋势展望研讨会在深圳召开,上海合见工业软件集团产品工程副总裁孙晓阳在会上发布了主题为“把握芯片设计关键核心,助力国产EDA新格局”的演讲。

关键字: 芯片设计 仿真 验证 chiplet 合见工软 IP

该AI驱动型数据分析解决方案能够挖掘未开发的、具有可操作的洞察,以提高芯片设计、制造、测试和现场部署的效率  摘要:  全面的AI驱动型数据分析解决方案可整合并利用IC设计、测试和制造流程中...

关键字: EDA SYNOPSYS 大数据分析 新思科技

上海2023年9月21日 /美通社/ -- 云顶新耀(HKEX 1952.HK)是一家专注于创新药和疫苗研发、制造、商业化的生物制药公司,今日宣布与Kezar Life Sciences(以下简称"K...

关键字: SCIENCE IP BSP AD
关闭
关闭