[导读]美国阿尔特拉(Altera)于2013年2月25日宣布,决定把14nm工艺FPGA的生产委托给美国英特尔(参阅本站报道)。3月1日,阿尔特拉产品和企业营销及技术服务副总裁VinceHu在东京通过电话会议系统,向新闻媒体介绍了该制造
美国阿尔特拉(Altera)于2013年2月25日宣布,决定把14nm工艺FPGA的生产委托给美国英特尔(参阅本站报道)。3月1日,阿尔特拉产品和企业营销及技术服务副总裁VinceHu在东京通过电话会议系统,向新闻媒体介绍了该制造委托协议。
VinceHu说,阿尔特拉之所以选择英特尔作为14nm工艺代工企业,是因为英特尔在立体晶体管(FinFET)技术方面的量产业绩获得好评。英特尔在业界率先在22nm工艺上采用了FinFET(该公司称为Tri-Gate),阿尔特拉表示,采用该技术制造的微处理器累计供货量已经超过1亿个。而台湾台积电(TSMC)等代工企业的方针是在2013年底才开始风险量产的16/14nm工艺中采用FinFET。
阿尔特拉评测了多家大代工企业的FinFET技术,结果“认为英特尔的技术在晶体管尺寸和量产时间上最具优势”(Hu)。另外称,英特尔一直采用在多家半导体工厂展开同一工艺技术的多工厂(MultiFab)战略,因此在容易确保产能上获得了高度评价。关于委托英特尔生产的FPGA具体产品标准和供货时间,Hu表示“目前不便透露”。
大型FPGA供应商中,只有阿尔特拉可以利用英特尔的14nm技术(点击放大)
重视FinFET的量产业绩(点击放大)
Hu称,在阿尔特拉与英特尔达成的协议中,包含主旨为“现在和将来阿尔特拉都是可以利用英特尔14nm工艺技术的唯一大型FPGA供应商”内容(Hu)。20nm工艺之前阿尔特拉一直将台积电作为主要的代工企业,而14nm工艺的生产将只委托给英特尔。但阿尔特拉与台积电在20nm工艺的新产品开发和代工等上今后仍将维持合作关系。关于14nm工艺之后的技术,Hu表示“将广泛探讨可应用的各项技术”。
本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
中国,上海——2026年3月26日——低功耗可编程领域的领导者,莱迪思半导体(NASDAQ: LSCC)今日宣布正式加入英伟达(NVIDIA) Halos AI系统检测实验室生态体系。该实验室是首个获得美国国家标准协会认...
关键字:
物理人工智能
传感器
FPGA
继内存芯片短缺之后,全球半导体产业再遭重击。2026年3月,中央处理器(CPU)供应危机全面升级,英特尔(Intel)与AMD两大巨头相继宣布涨价并延长交付周期。从惠普、戴尔等PC巨头到各类服务器制造商,整个产业链正面临...
关键字:
英特尔
AMD
在工业自动化的“神经网络”中,EtherCAT凭借其独特的“飞过处理”机制,已成为实时控制领域的王者。不同于传统以太网的存储转发,EtherCAT数据帧在经过每个从站时,硬件直接从中提取数据并插入响应,这种“边飞边修”的...
关键字:
EtherCAT
FPGA
总线
在复杂的SoC芯片设计流程中,硬件与软件的“割裂”往往是导致项目延期的元凶。当RTL代码还在仿真阶段时,软件团队只能基于指令集模拟器(ISS)进行开发,不仅速度慢如蜗牛,且无法捕捉真实硬件的时序细节。此时,FPGA原型验...
关键字:
SoC
硬件加速
FPGA
在工业4.0浪潮中,边缘计算网关正成为连接物理世界与数字世界的核心枢纽。面对多路传感器产生的海量数据洪流,传统单芯片架构已难以满足实时性与算力的双重需求。NVIDIA Jetson与FPGA的异构组合,通过"前端FPGA...
关键字:
边缘计算
NVIDIA Jetson
FPGA
在高速网络通信领域,FPGA凭借其并行处理能力成为实现以太网MAC(媒体访问控制)层的理想平台。然而,面对1G甚至10Gbps的线速流量,传统的“软件式”逐包处理早已力不从心。构建高效的包处理流水线(Packet Pro...
关键字:
以太网
MAC
FPGA
在FPGA实现数字信号处理(DSP)算法时,DSP Slice作为专用硬件资源,其利用效率直接影响系统性能与成本。本文聚焦乘加运算(MAC)的优化实现,分享流水线设计与资源复用的实用技巧,帮助开发者在有限资源下实现更高吞...
关键字:
FPGA
DSP
在异构计算的浪潮中,FPGA凭借其可重构特性与高能效比,成为突破算力瓶颈的“利刃”。然而,当我们试图通过OpenCL将FPGA纳入统一计算平台时,一个巨大的幽灵始终盘旋在系统上方——内存带宽瓶颈。PCIe总线的有限带宽与...
关键字:
OpenCL
FPGA
将成熟的ASIC设计迁移至FPGA平台,绝非简单的“复制粘贴”。ASIC设计追求极致的能效比和定制化物理布局,而FPGA受限于固定的逻辑单元(LUT、FF、DSP、BRAM)架构,直接移植往往导致资源利用率低下甚至时序收...
关键字:
ASIC
FPGA
在高性能FPGA设计中,DSP48E2 Slice绝非仅仅是一个简单的乘法单元。若将其仅视为“硬件乘法器”,将极大浪费其潜在的算力。作为Xilinx UltraScale+架构的核心算术引擎,DSP48E2集成了预加器、...
关键字:
DSP48E2
FPGA
在浩瀚宇宙中,高能粒子如隐形的子弹,时刻轰击着航天器的电子核心。对于FPGA而言,单粒子翻转(SEU)可能导致逻辑状态突变,引发灾/难性后果。此时,三模冗余(TMR)技术便成为守护系统可靠的“神盾”,它通过硬件代价换取极...
关键字:
抗辐射加固设计
FPGA
三模冗余
在FPGA设计中,资源不足是工程师常面临的“紧箍咒”。当复杂的数字信号处理(DSP)算法或神经网络模型所需的逻辑单元(LUT)和DSP Slice远超芯片容量时,直接映射往往行不通。此时,Time-Multiplexin...
关键字:
资源复用
Time-Multiplexing
FPGA
在硬件加速的星辰大海中,FPGA(现场可编程门阵列)宛如一颗璀璨的明珠,以其无与伦比的并行计算能力和灵活性,成为打破摩尔定律瓶颈的“破局者”。然而,昂贵的硬件成本与漫长的开发周期曾让无数开发者望而却步。如今,AWS F1...
关键字:
FPGA
云平台
在硬件设计的浪潮中,RISC-V架构凭借其开放性与模块化,已成为创新的“黄金赛道”。而FPGA则为这种创新提供了无限可能的“试验田”。通过将Rocket Chip生成器与FPGA结合,开发者不仅能快速构建定制化SoC,更...
关键字:
RISC-V
FPGA
Rocket Chip
在高性能FPGA设计中,时序收敛是决定系统稳定性的核心挑战。随着工艺节点演进至7/nm及以下,时钟频率突破GHz门槛,自动布局布线工具常因资源竞争或路径过长导致关键路径时序违例。此时,手动布局与布线约束成为突破瓶颈的关键...
关键字:
FPGA
时序收敛
在边缘计算与物联网快速发展的背景下,FPGA凭借其并行计算特性和低功耗优势,成为实时AI推理的理想硬件平台。本文将系统阐述如何将TensorFlow/PyTorch模型通过量化、编译等步骤部署到Xilinx DPU(深度...
关键字:
AI模型
FPGA
ensorFlow
PyTorch
在工业控制、通信基站等高可靠性系统中,FPGA的静态配置模式难以满足功能升级与故障修复的实时性需求。动态重配置(Partial Reconfiguration, PR)技术允许在系统运行期间修改FPGA部分区域逻辑,实现...
关键字:
FPGA
动态重配置
在复杂SoC设计验证中,多片FPGA互联已成为突破单芯片资源限制的关键方案。然而,跨芯片信号传输带来的布线延迟和引脚分配冲突,常导致系统性能下降甚至功能异常。本文基于Xilinx Virtex UltraScale+系列...
关键字:
FPGA
布线
SoC