当前位置:首页 > EDA > 电子设计自动化

    新思科技Synopsys, Inc.今天推出新一代实体设计解决方案Galaxy™ IC Compiler。包括Agere Systems、ARM等早期使用的客户都认可此产品。IC Compiler整合以往各自的独立作业,进一步提升新一代的实体设计解决方案。这是第一款将实体合成、时脉树合成、绕线、良率最佳化与验收相关性整合的实体设计解决方案,实现优异的设计效能并大幅改善生产力。IC Compiler作为Synopsys Galaxy Design Platform的核心,成为从RTL到芯片制程互相密合的解决方案。

    科技巨轮飞快的前进再加上消费者导向市场的瞬息万变,使得结果与成本结果同样重要且彼此关系密切。于是需要系统化解决方案处理如此多变的环境,能针对RTL一直到芯片的制程,提供时序、区域、耗电量、测试性与良率共同一致的最佳化。今天,Galaxy Design Platform成为设计师的首选解决方案。随着科技的挑战不断倍增,尖端客户与Synopsys合作促成Galaxy Design Platform持续演进,并发展出IC Compiler,成为实体设计在效能与生产力方面的关键工具。

    IC Compiler利用Synopsys在合成、时序、配置、绕线、蚀刻与验收上的核心技术,再配合实体设计的创新作法,提供高结果品质。这一代的解决方案将实体设计步骤整合为单一执行工具,但成效不明显,因为配置、时脉树合成与绕线,都是各自独立而不相关的步骤。除此之外,良率最佳化与时序验收(Sign-off)也还是独立的步骤。IC Compiler经过对最佳化、良率改善及时序/讯号完整性的创新,消除它们之间的鸿沟。IC Compiler的一项重要创新技术,是XPS技术。XPS延伸实体合成至完整配置与绕线,打破目前在这一代解决方案中,配置、时脉树与绕线之间的障碍。

    IC Compiler预计从2005年6月起,提供给业界作生产使用

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读
关闭