当前位置:首页 > 工业控制 > 电子设计自动化
[导读]逻辑设计中经常会遇到并行和串行逻辑的概念,并行逻辑通常需要大量的逻辑块输入,如图1所示。采用并行逻辑后,可以减少逻辑的级数,从而改善设计的性能,提高器件工作速度。并行逻辑的速度提高是以器件的资源利用率下

逻辑设计中经常会遇到并行和串行逻辑的概念,并行逻辑通常需要大量的逻辑块输入,如图1所示。采用并行逻辑后,可以减少逻辑的级数,从而改善设计的性能,提高器件工作速度。并行逻辑的速度提高是以器件的资源利用率下降为代价的。

并行逻辑结构

图1 并行逻辑结构

串行逻辑需要多级组合逻辑,如图2所示。显然串行逻辑执行速度要比并行逻辑慢,因为它使用了较多的逻辑级数,但好处是器件内部的资源利用率高。

串行逻辑结构

图2 串行逻辑结构

并行逻辑和串行逻辑的典型HDL结构为“case”和“if……else”语句。如果需要提高器件的速度,在设计中就不要采用“i……else”语句。在综合工具中,对于这两种逻辑结构的优化处理可以通过选择基于“面积”或“速度”原则的参数设置来实现。



来源:ks990次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读
关闭
关闭