当前位置:首页 > 嵌入式 > 嵌入式硬件


1 引言 目前在设计和验证超高密度fpga时一般采用逻辑分析仪、示波器和总线分析仪,通过测试头和连接器把信号送到仪器上,设计者必须提供足够的i/o引脚进行全方位的检测,以及配置足够的引脚。加入额外的逻辑,以便能选择信号来驱动i/o引脚进行测试。这种方法虽能减少测试时所需配置的i/o引脚数量,但步骤繁琐。此外,随着fpga复杂度的增加,i/o引脚大都采用细间距工艺技术,使得引出i/o引脚变得很困难,本文所介绍的方法是在fpga设计中插入逻辑分析核,他具有普通逻辑分析仪的功能,包括触发、数据采集和存储等。利用逻辑分析核,用户可以访问fpga器件内部所有信号和节点,来自内部逻辑电路的信号可以通过fpga中的高速互连转移到内部存储器。这些信号以系统时钟速率传送,延迟很小。 altera公司的quartus ⅱ软件中的signaltap ⅱ就是这样一种基于逻辑分析核的嵌入式逻辑分析仪,他满足了fpga开发中硬件调试的要求,并且具有无干扰、便于升级、使用简单等特点。 2 signaltap ⅱ 的特点和使用方法 signaltap ⅱ 逻辑分析仪是第二代系统级调试工具,能够获取、显示可编程片上系统(sopc)的实时信号,帮助设计者在其系统设计中观察硬件和软件的交互作用,在可编程逻辑市场上,上,signaltap ⅱ 逻辑分析仪专用于quartus ⅱ 软件,与其他嵌入式逻辑分析仪相比,他支持的通道数最多,抽样深度最大,时钟速率最高。quartus ⅱ 软件4.0以及以后版本还提供了图形界面,定义了特定触发条件逻辑,实现更高的精度,解决问题的能力更强。signaltap ⅱ 嵌入式逻辑分析仪不需要对用户设计文件进行任何的外部探测或者修改,就可以得到内部节点或者i/o引脚的状态,目前signaltap ⅱ 逻辑分析仪支持的器件系列包括:stratix ⅱ,stratix,stratix gx,cyclone ⅱ,cyclone,apex ⅱ,apex 20ke,apex 20kc,apex 20k,excalibur和mercury。 在设计中嵌入signaltap ⅱ逻辑分析仪有2种方法:第一种方法是建立一个signaltap ⅱ(.stp),然后定义stp文件的详细内容;第二种方法是用mega wizard plun-in manager建立并配置stp文件,然后用mega wizard实例化一个hdl输出模块,图1给出了用这两种方法建立和使用signaltap ⅱ逻辑分析仪的过程。 图2所示为signaltap ⅱ的编辑窗,以此介绍设置signaltap ⅱ文件的基本流程。 设置采样时钟 采样时钟决定了显示信号波形的分辨率。采样时钟在上升沿处采集数据,建议最好使用全局时钟而不要使用门控时钟作为采样时钟。 设置被测信号 可以使用node finder中的filter查找所有综合和布局布线的signaltap ⅱ节点,添加要观察的信号,逻辑分析仪不可测试的信号包括:逻辑单元的进位信号、pll的时钟输出、jtag引脚信号、lvds(低压差分)信号。 设置采样深度 存储每一个信号所需要的采样数,采样深度的范围从0-128kb。设置buffer acquisition mode buffer acquisition mode包括的circular和segmented两种模式,每当触发条件满足使就捕获一段数据,该功能可以去掉无关的数据,使采样缓存的使用更加灵活。 触发级数 signaltap ⅱ支持多级触发的触发方式。,最多可支持10级触发。 触发类型 可以选择basic和advanced两种类型,如果选择basic,在stp文件中必须为每个信号设置触发模式,signaltap ⅱ逻辑分析仪中有6种触发模式可供选择;如果选择advanced,则设计者必须为逻辑分析仪建立触发条件表达式。 3 实例分析

本文以一个正弦信号发生器为例,具体说明使用嵌入式逻辑分析仪进行实时测试的具体过程,本文的设计实例是基于altera公司cyclone系列的ep1c6q240c8。 图3是正弦信号发生器的结构图,其顶层设计文件由vhdl语言设计完成,及设计包含2个部分:rom的地址信号发生器,由6位计数器担任;一个正弦数据rom,由lpm_rom模块构造,lpm_rom底层是fpga的eab,esb和m4k等模块,地址发生器的时钟clk的输入频率f0与每个周期的波形数据点数(以64点为例)以及d/a输出的频率关系是:f=f0/64,硬件描述语言设计的正弦信号发生器所对应的rtl电路图如图4所示。 根据上述signaltap ⅱ的使用步骤,首先调入待测信号,这里,选择2组信号:8位输出总线信号dout和地址发生计数器内部锁存器总线q1信号,对signaltap ⅱ的参数进行设置,逻辑分析仪的采集时钟选为工程的主频时钟信号clk,采样深度设为1kb,根据待观察信号的要求,

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

机器人操作系统(ROS)驱动程序基于ADI产品而开发,因此可直接在ROS生态系统中使用这些产品。本文将概述如何在应用、产品和系统(例如,自主导航、安全气泡地图和数据收集机器人)中使用和集成这些驱动程序;以及这样将如何有助...

关键字: 电机控制器 机器人 嵌入式

Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC

关键字: RISC-V处理器 FPGA SoC

在嵌入式系统开发、调试和测试过程中,J-Link作为一种高效的调试工具,为开发者提供了极大的便利。然而,要想充分发挥J-Link的功能,首先需要正确安装其驱动程序。本文将详细介绍J-Link驱动的安装过程,并深入解析其中...

关键字: jlink 嵌入式系统 嵌入式开发

与谷歌的合作使 Nordic 能够在 nRF Connect SDK 中嵌入开发人员软件,以构建与安卓移动设备兼容的谷歌Find My Device和未知跟踪器警报服务

关键字: 谷歌 SoC 嵌入式开发

为无处不在的端侧设备插上AI的翅膀,AMD发布第二代Versal™ 自适应 SoC

关键字: AMD FPGA 自适应SoC AI 边缘计算

支持高达48V@5A的PD受电模式,达到目前USB PD最高标准。

关键字: 嵌入式 开发板

【2024年4月8日,德国慕尼黑讯】低碳化和数字化是当今时代人们面临的两大核心挑战,人类社会需要依靠创新和先进的技术,才能破除挑战、推动转型进程。在德国纽伦堡举办的2024国际嵌入式展(Embedded World 20...

关键字: 半导体 微控制器 嵌入式

TDK 株式会社(TSE:6762)进一步扩充 Micronas 嵌入式电机控制器系列 HVC 5x,完全集成电机控制器与 HVC-5222D 和 HVC-5422D,以驱动小型有刷(BDC)、无刷(BLDC)或步进电机...

关键字: 嵌入式 电机控制器 内存

嵌入式开发作为当今电子工程和信息技术领域的核心分支,涵盖了广泛的软硬件技术和系统集成方法,用于构建高性能、低成本、低功耗、体积小巧且功能专一的嵌入式系统。这些系统无处不在,从微型传感器节点到复杂的工业控制设备,从日常使用...

关键字: 嵌入式开发 Python

嵌入式开发是当今信息技术领域不可或缺的一部分,它融合了硬件设计、软件开发和系统集成等多个学科,专门用于创建那些被嵌入到特定设备或系统中的专用计算机系统。嵌入式开发的主要过程包括利用分立元件或集成器件进行电路设计、结构设计...

关键字: 嵌入式开发 硬件设计 软件开发
关闭
关闭