当前位置:首页 > 单片机 > 单片机
[导读] 在嵌入式系统中常用的RISC处理器是ARM核,它具有体积小、功耗低、成本低、性价比高的特点。然而,不管是哪种型号的ARM处理器,也无论该嵌入式系统中是否有操作系统,中断处理,特别是IRQ中断,始终是

在嵌入式系统中常用的RISC处理器是ARM核,它具有体积小、功耗低、成本低、性价比高的特点。然而,不管是哪种型号的ARM处理器,也无论该嵌入式系统中是否有操作系统,中断处理,特别是IRQ中断,始终是必须的,而中断处理的核心问题是上下文的保存。能否安全而又高效地保存上下文,将影响一个嵌入式系统的性能与稳定。笔者对ARM处理器的普通中断处理、任务切换中断处理、可重人中断处理和基于优先级的可重人性中断处理的上下文保存技术进行分析与总结。为保证理论的正确性,核心的程序代码都经过了实验的检测。

  1 系统中断处理简介

  ARM处理器的中断主要有两种:IRQ普通中断和FIQ快速中断。快速中断本质上与普通中断没有太大的差别,它们在处理机制上有许多相同的地方。IRQ中断是最频繁的也是最为影响系统性能的,所以对它的研究与处理也就最有价值。

  下面简要地介绍一下IRQ异常发生时ARM处理器的工作过程。在IRQ中断发生时,ARM处理器的硬件会自动执行以下工作:

  ①将被中断任务模式的CPSR值保存到IRQ模式中的SPSR寄存器中;

  ②将被中断任务模式的PC值保存到IRQ模式中的LR寄存器中;

  ③将模式自动切换到IRQ模式,并将CPSR中的bit7位置1禁止后继IRQ中断的发生;

  ④PC被赋予0xl8的地址值,程序将从0xl8片开始执行。结合图1,可以更好地理解ARM中断处理机制的工作过程。

  

  2 普通中断处理

  有些ARM嵌入式系统可能对中断的要求比较低,即发生中断后首先查询相应的中断源,然后进行中断服务,最后从中断服务程序中返回到被中断处继续运行程序。如何在这种简单应用中保证安全又高效地处理中断呢?“安全”就意味着中断发生时上下文被完好保存不被破坏,“高效”就是说保存尽可能少的寄存器(当然是建立在安全的基础上的)。由图1可知,在普通中断处理中,中断服务就可以在IRQ模式中运行。根据ATPCS的调用规则,在子程序调用中ARM编译器保存了R4~R11寄存器,因此就没有必要再次保存。那么剩下的寄存器就必须予以保存,防止从中断服务程序返回后被破坏。可以用汇编语言和C语言书写处理代码。

  首先假设初始化代码中已正确建立了IRQ堆栈。

  

  <所有已使能中断的查询与服务>

  ;将同时发生的中断全部服务,以提高效率

  LDMFD SP!,{R0-R3,R12,R14} ;恢复上下文

  在上述保存上下文中没有必要保存SPSR。因在非嵌套的中断处理程序中,它不会被任何顺序的中断所破坏。

  如果用C语言来书写该处理程序,可以使用关键字一IRQ来说明,以告诉编译器实现如下的操作:

  ①保存.ATPCS规定的被破坏的寄存器;

  ②保存其他中断处理程序中用到的寄存器;

  ③同时将(LR-4)赋予程序计数器PC,实现中断程序的返回并且恢复CPSR寄存器的内容。

  普通中断处理的C语言程序可以按如下格式编写:

  

  可见,无论是用C语言还是汇编语言来编写,它们的工作原理都是一样的。图2给出了普通中断处理过程中,ARM寄存器的保存示意图(虚线是压栈保存,实线是弹栈恢复)。图中与程序处理的步骤相对应,可以帮助理解处理器上下文的保存过程。

  

3 任务切换


  有操作系统的嵌入式系统中,中断的发生要求保存全部寄存器的内容到任务的栈中,它不是基于安全的考虑是因为可能中断会导致任务的切换。任务切换发生时所有任务的寄存器的值都要保存到该任务的栈中。下个任务的上下文将从该任务栈中得以恢复到处理器的寄存器中。下面就本问题作出分析并给出实现的程序代码。从图1中断处理寄存器的保存可知,中断发生后任务的CPSR和PC两寄存器的值在IRQ模式的SPSR和LR中,所以不能简单地切换到任务运行的模式中,否则被中断任务返回时的CPSR和PC将不可见(因为它们保存在IRQ模式的专用寄存器中,在其他模式中无法操作)。此时,可以考虑设置一些变量区作为媒介,将其予以转存到任务运行模式的栈中去。

  下面假设任务切换是在SVC模式中运行的。结合上面的分析,可以有图3所示的保存任务切换的示意图(虚线是压栈保存,实线是弹栈恢复;LR_Frame和SPSR_Frame是变量区)。

  

  结合图3任务切换中断处理中的步骤,可以用汇编语言写出相对应的中断处理程序:

  

  

  4 可重入性中断

  如果希望在处理中断时仍能响应其他中断请求以此来缩短中断延时,就必须设计可重人性中断。可重入性中断是处理多个中断的一种方法,但它也同时带来新的问题。在IRQ中断模式中,如果直接重新允许了IRQ中断,此时因为执行一条BL指令而将子程序返回的地址保存在LR_irq中,而在此间中断发生了。新来的中断会将其返回地址装入LR_irq中,此时旧中断子程序的返回地址必将被覆盖从而导致系统紊乱。此种情形是无法通过将LR_irq压栈来解决的,如程序语句:

  

  但是仍不能排除在保存LR之前中断发生的可能性。要解决上述LR_irq被破坏的问题,就必须切换处理器的模式,常见的是切换到SVC处理模式。在SVC模式中,通过BL调用子程序时会将返回地址保存在LR_SVC之中。此时新中断发生(因为它会将返回地址保存到LR_irq而不是LR_SVC),不会破坏旧中断中子程序返回地址了。有了基于上述的原理分析再来编写可重入性中断的代码就思路清晰了。但是为了保证处理的高效性,尽可能地及早允许中断以缩短延时,在保存完LR_irq和SPSR_irq后,就马上切换到SVC模式中并重新允许中断,如图4所示(虚线是压栈保存,实线是弹栈恢复)。

  

  结合图4中的处理步骤,可以比较清晰地写出可重入中断处理的汇编语言程序:

  


本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读

在半导体产业的传统认知中,Arm 是构建数字世界的“图纸提供商”。然而,随着代理式 AI(Agentic AI)对异构计算需求的指数级增长,单纯的 IP 和计算子系统授权已难以完全消纳市场对于算力部署时效性的渴求。Arm...

关键字: ARM AGI CPU 数据中心 AI

展望未来,当摩根士丹利预测中 800 倍增长的机器人半导体市场真正兑现时,Arm 的物理 AI 平台将作为底层基础设施,支撑起从工厂到家庭、从道路到天空的智能物理世界。计算的边界正在被重新定义,而 Arm 已在新边界上筑...

关键字: ARM 物理 AI 自动驾驶 机器人

3月25日消息,一直以来,Arm都是一家对外提供IP授权的芯片企业,包括CPU、GPU、NPU和各种系统IP。

关键字: ARM META

成立三十余年来,Arm一直是芯片行业特殊的“幕后推手”——不生产一颗芯片,却定义了全球99%智能手机的底层架构。然而,这家长期保持中立的IP授权巨头,如今正打破自己一手建立的商业规则。

关键字: ARM CPU 芯片

Arm 首次将其平台矩阵拓展至量产芯片产品,为业界提供覆盖 IP、Arm计算子系统 (CSS)及芯片的最广泛的计算产品选择。 发布首款由 Arm 设计的数据中心 CPU——Arm AGI CPU,专为代理式AI 基...

关键字: ARM CPU 数据中心 代理式AI

为下一代 AI 基础设施实现突破性机架级性能、扩展性和效率

关键字: ARM AGI CPU 代理式AI

在工业控制、汽车电子等实时性要求严苛的领域,中断风暴如同悬在系统头顶的达摩克利斯之剑——当多个高优先级中断密集触发时,传统MCU常因处理能力不足陷入瘫痪。ARM Cortex-M内核通过NVIC(嵌套向量中断控制器)的优...

关键字: 中断风暴 ARM

在现代电子设备的研发、生产与维护链条中,JTAG(Joint Test Action Group,联合测试行动组)技术如同一条"隐形桥梁",连接着开发者与芯片内部的核心逻辑。从最初解决电路板测试难题的工业标准,到如今成为...

关键字: JTAG ARM

当工程师将代码从经典的8051架构迁移至现代ARM Cortex-M系列时,常常会遇到因内存对齐规则差异导致的硬件异常或性能下降问题。以某物联网设备厂商的迁移案例为例,其将基于8051的温湿度传感器通信协议移植至STM3...

关键字: ARM 8051
关闭