当前位置:首页 > 工业控制 > Cadence
[导读]对比上一代,全新的Palladium Z2和Protium X2系统动力双剑(dynamic duo)组合将容量提高2倍,性能提高1.5倍。

内容提要:

· 对比上一代,全新的Palladium Z2和Protium X2系统动力双剑(dynamic duo)组合将容量提高2倍,性能提高1.5倍

· Palladium Z2硬件仿真加速平台基于全新的自定制硬件仿真处理器,可以提供业界最快的编译速度,结果所见即所得,以及最全面的硅前硬件纠错功能

· Protium X2原型验证系统基于最新的Xilinx UltraScale+ VU19P FPGA,为10亿门级别的芯片设计提供硅前软件验证的最高运行速度和最短的初始启动时间

· Cadence拥有最完整的IP与SoC验证、硬件与软件回归测试及早期软件开发的全系列解决方案


中国上海,2021年4月6日——楷登电子(美国 Cadence 公司)今日发布Cadence® Palladium® Z2 Enterprise Emulation企业级硬件仿真加速系统和Protium™ X2 Enterprise Prototyping企业级原型验证系统,用于应对呈指数级上升的系统设计复杂度和上市时间的压力。基于Cadence原有的Pallaidum Z1和Protium X1产品,新一代系统为当前数十亿门规模的片上系统(SoC)设计提供最佳的硅前硬件纠错效率和最高的软件调试吞吐率。此双系统无缝集成统一的编译器和外设接口,双剑合璧,被称为系统动力双剑(dynamic duo)。新一代系统基于下一代硬件仿真核心处理器和Xilinx UltraScale+ VU19P FPGA,将为客户带来2倍容量提升和1.5倍性能提升,以更少的时间为大规模芯片验证完成更多次数的迭代。此外,模块化编译技术也突破性地应用在两个系统中,使得100亿门的SoC编译可以在Palladium Z2 系统10小时内即可完成,Protium X2系统也仅需不到24小时就可以完成。

“我们对高端图形和超大规模设计的每一次升级都意味着复杂性的增加,上市时间也愈发紧张。” NVIDIA公司硬件工程高级总监Narendra Konda表示,“采用结合Cadence Palladium Z2和Protium X2系统的通用前端流程,我们可以优化功能验证(verification)、功能确认(validation)和硅前软件初启的工作负载分布。得益于增加2倍的可用容量、提升50%的吞吐率以及更快的模块化编译循环,我们可以按时完成对最复杂GPU和SoC设计的全面验证。”

Palladium Z2/Protium X2 dynamic duo动力双剑组合被用于应对移动、消费电子和超大规模计算领域最先进应用设计所面临的挑战。基于无缝集成的流程、统一的纠错、通用的虚拟和物理接口以及跨系统的测试平台内容,该动力双剑组合可以实现从硬件仿真到原型验证的快速设计迁移和测试。

“AMD成功的重要成果之一,就是加速芯片开发流程并优化AMD的左移战略。”AMD公司全球院士、方法学架构师Alex Star说到,“采用Cadence Palladium Z2 和 Protium X2系统提升性能,在保证硬件仿真和原型验证间功能性一致的基础上,可以提升硅前工作负载的吞吐量。快速初启的能力以及在Palladium Z2硬件仿真与Protium X2原型验证间短时间切换能力,在开发最具挑战的SoC设计时,为我们提供了优化自身的左移策略的机会。通过使用拥有业界领先的第三代AMD EPYC™处理器以及Palladium Z2和Protium X2平台的资格认证的服务器,客户将能够将行业领先的性能计算带入Palladium和Protium生态系统。”

“先进SoC设计的硅前验证需要具备数十亿门处理能力的解决方案,该方案须同时提供最高的性能以及快速可预测的纠错能力。”Cadence公司资深副总裁兼系统与验证事业部总经理Paul Cunningham表示,“我们全新的dynamic duo动力双剑组合通过两个紧密集成的系统满足上述要求,包括针对快速可预测的硬件纠错优化的Palladium Z2硬件仿真加速系统,以及面向高性能数十亿门软件验证优化的Protium X2原型验证系统。客户表达的强烈需求让我们深受鼓舞。Cadence将继续与客户合作,利用新系统实现最高的设计验证吞吐率。”

“业界最佳的硬件仿真器是我们取得成功的关键,Arm在基于Arm的服务器上一直在广泛使用硬件仿真加速器和仿真工具,以实现最高的整体验证吞吐率。”Arm公司设计服务资深总监Tran Nguyen表示,“采用全新的Cadence Palladium Z2系统,我们已经在最新设计上实现了超过50%的性能提升和2倍的容量增加,为我们提供了验证下一代IP和产品所需的强大的硅前验证能力。”

“Xilinx与Cadence紧密合作,确保Cadence的软件前端能与后端的赛灵思Vivado Design Suite设计套件无缝协作。”Xilinx公司关键应用市场资深总监Hanneke Krekels表示, “基于FPGA的Cadence Protium X2 原型验证平台让使用我们Virtex UltraScale+ VU19P设备的用户在十亿门设计上实现数MHz的性能。Cadence与Xilinx前端到后端工作流程的紧密集成让软件工程师在开发最早期即可使用上述平台,将宝贵时间用于设计验证和软件开发,而不是耗时的原型验证初启。”

Cadence验证全流程包括Palladium Z2硬件仿真加速系统、Protium X2原型验证系统、Xcelium™ Logic Simulation逻辑仿真器、JasperGold® Formal Verification Platform形式化验证平台以及Cadence智能验证应用套件,可以提供最经济高效的验证吞吐率。全新的Palladium Z2 和Protium X2系统是Cadence验证套件的组成部分,支持公司的智能系统设计(Intelligent System Design™)战略,助力实现SoC卓越设计。Palladium Z2 和Protium X2系统目前已在一些客户中成功部署,并将在2021年第二季度向业内广泛面世。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

西门子数字化工业软件推出 Veloce™ CS 硬件辅助验证和确认系统。该系统融合了硬件仿真、企业原型验证和软件原型验证,并依托于两个先进的集成电路 (IC) ——用于硬件仿真的西门子专用 Crystal 加速器芯片,以...

关键字: SoC 加速器

芯科科技推出其迄今最高能量效率且支持能量采集功能的无线SoC

关键字: 物联网 能量采集 SoC

Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC

关键字: RISC-V处理器 FPGA SoC

· Ceva-Waves™ Links™ IP系列提供完全集成的多协议连接解决方案,包括Wi-Fi、蓝牙、UWB、Thread、Zigbee和Matter,为下一代连接协议丰富的MCU和SoC简化开发工作并加快上市时间

关键字: 人工智能 MCU SoC

与谷歌的合作使 Nordic 能够在 nRF Connect SDK 中嵌入开发人员软件,以构建与安卓移动设备兼容的谷歌Find My Device和未知跟踪器警报服务

关键字: 谷歌 SoC 嵌入式开发

2024 年 4 月 9 日,德国纽伦堡(国际嵌入式展)——AMD(超威,纳斯达克股票代码:AMD)今日宣布扩展 AMD Versal™ 自适应片上系统( SoC )产品组合,推出全新第二代 Versal AI Edge...

关键字: AI SoC ADAS

加利福尼亚州桑尼维尔,2024年3月29日–新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)近日宣布完成对Intrinsic ID的收购,后者是用于系统级芯片(SoC)设计中物理不可克隆功能(PUF)...

关键字: 硅片 半导体 SoC

全球知名半导体制造商罗姆(总部位于日本京都市)与领先的车规芯片企业芯驰科技面向智能座舱联合开发出参考设计“REF66004”。该参考设计主要覆盖芯驰科技的智能座舱SoC*1“X9M”和“X9E”产品,其中配备了罗姆的PM...

关键字: 智能座舱 SoC LED驱动器

TrustFLEX 器件搭配可信平台设计套件,将简化从概念到生产的信任根启用过程,适用于广泛的应用领域

关键字: 控制器 闪存器件 SoC

Arm Neoverse S3 是 Arm 专门面向基础设施的第三代系统 IP,应用范围涵盖高性能计算 (HPC)、机器学习 (ML)、边缘和显示处理单元,是新一代基础设施系统级芯片 (SoC) 的理想技术根基。Neov...

关键字: 机器学习 SoC 系统 IP
关闭
关闭