当前位置:首页 > 嵌入式 > 嵌入式微处理器
[导读]眼图,是由于示波器的余辉作用,将扫描所得的每一个码元波形重叠在一起,从而形成眼图。 本文将带领大家了解PCB上的眼图是什么,眼图是怎样形成的,眼图中包含有哪些信息,如何根据眼图情况分辨信号质量。 想看懂示波器眼图需要掌握以下4点:一、什么是眼图?眼图是一系列数字信号在示波器上累积...

眼图,是由于示波器的余辉作用,将扫描所得的每一个码元波形重叠在一起,从而形成眼图。 本文将带领大家了解PCB上的眼图是什么,眼图是怎样形成的,眼图中包含有哪些信息,如何根据眼图情况分辨信号质量。 想看懂示波器眼图需要掌握以下4点:
一、什么是眼图?


眼图是一系列数字信号在示波器上累积而显示的图形,它包含了丰富的信息,从眼图上可以观察出码间串扰和噪声的影响,体现了数字信号整体的特征,从而估计系统优劣程度,因而眼图分析是高速互连系统信号完整性分析的核心。
 另外也可以用此图形对接收滤波器的特性加以调整,以减小码间串扰,改善系统的传输性能。  用一个示波器跨接在接收滤波器的输出端,然后调整示波器扫描周期,使示波器水平扫描周期与接收码元的周期同步,这时示波器屏幕上看到的图形就称为眼图。 示波器一般测量的信号是一些位或某一段时间的波形,更多的反映的是细节信息,而眼图则反映的是链路上传输的所有数字信号的整体特征。 观察眼图的方法是:用一个示波器跨接在接收滤波器的输出端,然后调整示波器扫描周期,使示波器水平扫描周期与接收码元的周期同步,这时示波器屏幕上看到的图形像人的眼睛,故称为“眼图”。 从“眼图”上可以观察出码间串扰和噪声的影响,从而估计系统优劣程度。
另外也可以用此图形对接收滤波器的特性加以调整,以减小码间串扰和改善系统的传输性能。
二、眼图是怎么形成的?


对于数字信号,其高电平与低电平的变化可以有多种序列组合。以3个bit为例,可以有000-111共8种组合,在时域上将足够多的上述序列按某一个基准点对齐,然后将其波形叠加起来,就形成了眼图。
 如下图。对于测试仪器而言,首先从待测信号中恢复出信号的时钟信号,然后按照时钟基准来叠加出眼图,最终予以显示。 
三、眼图中包含的信息有哪些?


对于一幅真实的眼图,如下图,首先我们可以看出数字波形的平均上升时间(RiseTime)、下降时间(FallTime)、上冲(Overshoot)、下冲(Undershoot)、门限电平(Threshold/CrossingPercent)等基本的电平变换的参数。
  上升时间(RiseTime):脉冲信号的上升时间是指脉冲瞬时值最初到达规定下限和规定上限的两瞬时之间的间隔。除另有规定之外,下限和上限分别定为脉冲峰值幅度的10%和90%。 下降时间(FallTime):脉冲信号的下降时间是指从脉冲峰值幅度的90%下降到10%所经历的时间间隔。 上冲(Overshoot):也叫过冲就是第一个峰值或谷值超过设定电压,主要表现为一个尖端脉冲,并且能导致电路元器件的失效。 下冲(Undershoot):是指下一个谷值或峰值。过分的过冲能够引起保护二极管工作,导致过早地失效。过分的下冲能够引起假的时钟或数据错误。 门限电平(Threshold/CrossingPercent):是指在系统传输特性劣于某一特定误码率的情况下,收信机所能达到的最低接收电平。
四、如何根据眼图分辨信号质量


信号不可能每次高低电平的电压值都保持完全一致,也不能保证每次高低电平的上升沿、下降沿都在同一时刻。
由于多次信号的叠加,眼图的信号线变粗,出现模糊(Blur)的现象。
 所以眼图也反映了信号的噪声和抖动:在纵轴电压轴上,体现为电压的噪声(VoltageNoise);在横轴时间轴上,体现为时域的抖动(Jitter)。如下图示。  当存在噪声时,噪声将叠加在信号上,观察到的眼图的线迹会变得模糊不清。若同时存在码间串扰,“眼睛”将张开得更小。一般眼图的眼睛睁得越大,眼图眼高越高,代表信号质量越好。 做信号仿真可以获取眼图情况,然后根据眼图情况判断信号的质量,如果眼图情况不好,可以调整硬件设计或者PCB设计,使眼图眼高变高,保证生产出的产品信号质量。
END
来源:网络版权归原作者所有,如有侵权,请联系删除。
嵌入式ARM

扫描二维码,关注更多精彩内容

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读

在电子制造领域,可制造性设计(Design for Manufacturability, DFM)已成为缩短产品开发周期、降低生产成本的核心方法。DFM通过在设计阶段融入制造工艺约束,确保产品从图纸到实物的高效转化。

关键字: DFM PCB

印刷电路板(PCB)是现代电子设备的“神经中枢”,而多层PCB通过垂直堆叠技术,将电路密度提升至新高度。其内部结构犹如一座精密的微观城市,每一层都承载着特定功能。

关键字: PCB 电源

在芯片性能狂飙突进的今天,PCB上的功率密度早已突破了传统散热的安全边界。当FPGA、大功率DC-DC模块等热源在狭小空间内集中爆发时,单纯依靠经验设计或后期打补丁,往往会让研发陷入“改了又改”的死循环。此时,ANSYS...

关键字: 热设计仿真 Icepak PCB

在高速数字电路设计中,电源完整性(PI)直接影响系统性能与稳定性。某通信设备开发团队在调试一款基于FPGA的千兆以太网板卡时,发现数据传输误码率随工作频率提升显著增加。经排查,问题根源指向电源分配网络(PDN)阻抗超标,...

关键字: PCB PDN阻抗 电源完整性 PI

在高频、高速PCB设计中,通孔作为层间信号互连的核心载体,不再是简单的电气连接点,其阻抗特性直接决定信号传输质量,是影响信号完整性(SI)的关键因素之一。随着电子设备向高频化、高密度、高速化迭代,信号频率突破1GHz、上...

关键字: PCB 通孔 信号失真

在工业电源PCB设计中,信号完整性(SI)与电源完整性(PI)的协同设计(PISI)已成为提升系统可靠性的核心方法。当电源噪声与信号传输相互干扰时,传统独立设计方法往往导致性能瓶颈,而PISI协同设计通过统一建模、联合仿...

关键字: 工业电源 PCB 阻抗控制

在高速数字控制电源系统中,PCB(印制电路板)作为核心载体,其可靠性直接决定了电源系统的整体性能。随着信号速率突破10Gbps、电源电流密度超过50A/cm²,信号串扰与电源纹波的耦合效应已成为制约系统稳定性的关键瓶颈。...

关键字: PCB 信号串扰 电源纹波

在电子工业高速发展的当下,PCB(印刷电路板)作为电子设备的核心载体,其可靠性直接决定了产品的使用寿命与性能稳定性。加速寿命试验(ALT)通过模拟极端环境应力,快速暴露PCB的潜在失效模式,成为缩短研发周期、降低质量风险...

关键字: PCB ALT

在工业电源领域,LLC谐振拓扑凭借其高效能、低电磁干扰和宽电压调节能力,已成为中高功率应用的核心解决方案。然而,PCB设计中的寄生参数问题若未妥善处理,将直接导致开关损耗增加、效率下降,甚至引发电磁兼容性失效。本文将从寄...

关键字: 工业电源 PCB

在PCB(Printed Circuit Board,印制电路板)设计中,走线是连接电路元器件、实现信号传输与电源分配的核心环节。随着电子设备向高频、高速、高集成度方向发展,常规走线已无法满足复杂电路的性能需求,特殊走线...

关键字: PCB 电容
关闭