当前位置:首页 > 电源 > 数字电源
[导读]在此说明以晶体振荡器做为基准振荡器,将其与VCO以及PLL电路组合成为信号产生器的情形也被称为频率合成器。 此一PLL-VCO电路的设计规格如表l所示。振荡频率范围为40M~60MHz内的10MHz宽。每一频率阶段(step)宽幅为10

在此说明以晶体振荡器做为基准振荡器,将其与VCO以及PLL电路组合成为信号产生器的情形也被称为频率合成器。
此一PLL-VCO电路的设计规格如表l所示。振荡频率范围为40M~60MHz内的10MHz宽。每一频率阶段(step)宽幅为10kHz。频率的稳定度目标与晶体振荡电路相近。

PLL-VCO的工作原理

表一 PLL-VCO的设计规格
振荡频率 40M-60MHz中的10MHz宽幅
频率阶段 10KHz
频率稳度 与晶体振荡器同等
振荡波形 正弦波
温度范围 0-50
电源电压 12~15V

表1 PLL-VCO的设计规格
(根据使用目的与规格,决定振荡频率与频率阶段。频率稳定度高,且可以做阶段性变化。) 
图3所示的为此将制作的PLL.VC0电路之方块图。假设VCO电路的振荡频率为53.29MHz工作原理。

(利用数字设定用SW设定BCD符码,做为频率的设定,将晶体与VCO电路做相位比较,以达频率稳定化。)

  首先,利用晶体产生10.24MHz之振荡。再将此做1024分频,产生fr=10kHz的基准频率。
另外,将VCO电路之振荡频率fosc利用N分频电路做N分频成为fo也即是,fo=fosc/N。此一分频比N之值,是利用数字设定用SW,根据BCD (Binary Coded Decimal)符码而设定的。
接着,利用相位比较器做fr与fo的相位比较。如果frfo时,会发生误差检出脉波。此再利用回路滤波器积分成为直流电压,以此控制VC0振荡电路,使fr=fo。
在PLL电路成为锁栓(Locked)状态时,VCO的振荡频率应该为fosc=N x f0=N x fr
假设数字设定用SW所设定的数字为"5329"时,fosc成为fosc=5329×10kHz=53.29MHz
所以,只要改变数字设定用SW所设定的数字,便可以改变VCO的振荡频率。
因此,PLL电路为利用频率反馈控制,使fr=fo。而且由于fr是经由晶体振荡器的频率分频而得,所以,PLL的VCO所产生的频率稳定度可以与晶体振荡器比美。

PLL用IC  MC145163P
此所使用的PLL用IC为Motorola公司的MC145l63P。图4所示的为MC145163P的特性与端子连接图,以及方块图。
此一IC内含有可以产生基准频率fr的晶体振荡电路与分频电路,将VCO信号分频用的N分频电路,以及将fo与fr做为此较用的相位比较电路。
此一IC为28个端子DIP型。电源电压为3~9V工作原理,工作原理频率为30MHz(电源电压5V),如果电源电压成为9V时,工作原理频率可以延伸至80MHz。因此,对于设计规格为40M~60MHz而言,不会有问题。


图4MCl45163P的构成
(此为LSI,集积度高,与VCO电路配合,可以组成PLL电路。)

MC145163P主要功能端口说明
fin
(1
端子)
频率合成器的可程式化计数器(/N计数器部)的输入,通常fin 可以从VCO取得,以AC结合连接至1端子。在标准CMOS逻辑位准之大振幅信号的场合,也可以采用直接结合。
Vss
(2
端子)

电路的接地

VDD3端子)

正电源(+5V

PDout
(4
端子)
当伯VCO控制信号,由相位比较器的3状态输出。
频率fv > frfv相位前进;负脉波。
频率fv < frfv相位延迟;正脉波。
频率fv = fr与同相位;高阻抗状态。
RA0
RA1
5端子,6端子)
由这些输入,设定基准分频器(R计数器)的分频比。分频比可以从51220484096中选择。
ΦRΦV
7端子,8端子)
利用这些相位比较器的输出,与通低频虑波器组合,成为VCO的控制信号。
频率fv > fr或相位前进的场合:
ΦV 会发生L脉波,ΦR 会维持H
频率fv < frfv相位延迟的场合:
ΦV 维持HΦR产生L脉波。
频率fv = fr与同相位的场合:
ΦV ΦR 都成为H
BCD输入
9端子-24端子)
这 些的输入数据,在N计数器的内容成为时,会被预先设定(preset.
9
端子为100位数的LSB24端子为100位数的MSB,由于内藏有pull down电阻。因此,在输入开放时成为L位准。利用BCD数字设定SW的使用,可以任意设定39999为止的任意分频比。
REFout
(25
端子)
内部基准振荡器外部基准信号的缓冲输出。
OSCout,

OSCin(26端子,27端子)

在这些端子上连接水晶振荡子时,便成为基准振荡器。使用适当值的电容连接OSCin与接地间,以及OSCout与接地间。OSCin也成为外部一产生基准信号的输入。这些信号通常在OSCinAC结合。但是,在大振幅信号(CMOS逻辑位准)的组合,则使用DC结合。在外部基准Mode中,不必要与OSCout连接。
LD28端子) PLL锁栓检知信号,在PLL回路成为锁栓时(frfv的频率与相位为相同时)成为H,不成为锁栓时则产生脉波。

图5所示的为实际的PLL-VCO电路的构成。

图5 PLL-VCO电路图

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: 驱动电源

在工业自动化蓬勃发展的当下,工业电机作为核心动力设备,其驱动电源的性能直接关系到整个系统的稳定性和可靠性。其中,反电动势抑制与过流保护是驱动电源设计中至关重要的两个环节,集成化方案的设计成为提升电机驱动性能的关键。

关键字: 工业电机 驱动电源

LED 驱动电源作为 LED 照明系统的 “心脏”,其稳定性直接决定了整个照明设备的使用寿命。然而,在实际应用中,LED 驱动电源易损坏的问题却十分常见,不仅增加了维护成本,还影响了用户体验。要解决这一问题,需从设计、生...

关键字: 驱动电源 照明系统 散热

根据LED驱动电源的公式,电感内电流波动大小和电感值成反比,输出纹波和输出电容值成反比。所以加大电感值和输出电容值可以减小纹波。

关键字: LED 设计 驱动电源

电动汽车(EV)作为新能源汽车的重要代表,正逐渐成为全球汽车产业的重要发展方向。电动汽车的核心技术之一是电机驱动控制系统,而绝缘栅双极型晶体管(IGBT)作为电机驱动系统中的关键元件,其性能直接影响到电动汽车的动力性能和...

关键字: 电动汽车 新能源 驱动电源

在现代城市建设中,街道及停车场照明作为基础设施的重要组成部分,其质量和效率直接关系到城市的公共安全、居民生活质量和能源利用效率。随着科技的进步,高亮度白光发光二极管(LED)因其独特的优势逐渐取代传统光源,成为大功率区域...

关键字: 发光二极管 驱动电源 LED

LED通用照明设计工程师会遇到许多挑战,如功率密度、功率因数校正(PFC)、空间受限和可靠性等。

关键字: LED 驱动电源 功率因数校正

在LED照明技术日益普及的今天,LED驱动电源的电磁干扰(EMI)问题成为了一个不可忽视的挑战。电磁干扰不仅会影响LED灯具的正常工作,还可能对周围电子设备造成不利影响,甚至引发系统故障。因此,采取有效的硬件措施来解决L...

关键字: LED照明技术 电磁干扰 驱动电源

开关电源具有效率高的特性,而且开关电源的变压器体积比串联稳压型电源的要小得多,电源电路比较整洁,整机重量也有所下降,所以,现在的LED驱动电源

关键字: LED 驱动电源 开关电源

LED驱动电源是把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: LED 隧道灯 驱动电源
关闭