当前位置:首页 > 模拟 > 模拟
[导读]一、任务设计并制作一台数字显示的简易频率计。二、要求1.基本要求   (1)频率测量   a.测量范围 信号:方波、正弦波;幅度:0.5V~5V;频率:1Hz~1MHz   b.测量误差≤0.1%   (2)周期测量   a

一、任务

设计并制作一台数字显示的简易频率计。

二、要求

1.基本要求
  (1)频率测量
  a.测量范围 信号:方波、正弦波;幅度:0.5V~5V;频率:1Hz~1MHz
  b.测量误差≤0.1%
  (2)周期测量
  a.测量范围 信号:方波、正弦波;幅度:0.5V~5V;频率:1Hz~1MHz
  b.测量误差≤0.1%
  (3)脉冲宽度测量
  a.测量范围 信号:脉冲波;幅度:0.5V~5V;脉冲宽度≥100μs
  b.测量误差≤1%
  (4)显示器
  十进制数字显示,显示刷新时间1~10秒连续可调,对上述三种测量功能分别用不同颜色的发光二极管指示。
  (5)具有自校功能,时标信号频率为1MHz。
  (6)自行设计并制作满足本设计任务要求的稳压电源。

2.发挥部分
  (1)扩展频率测量范围为0.1Hz~10MHz(信号幅度0.5V~5V),测量误差降低为0.01%(最大闸门时间≤10s)。
  (2)测量并显示周期脉冲信号(幅度0.5V~5V、频率1Hz~1kHz)的占空比,占空比变化范围为10%~90%,测量误差≤1% 。
  (3)在1Hz~1MHz范围内及测量误差≤1%的条件下,进行小信号的频率测量,提出并实现抗干扰的措施。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

数字频率是指数字化信号中重复发生的周期性事件的数量。在数字信号处理中,频率通常被表示为离散的样本频率,单位为赫兹(Hz)。数字频率是指数字信号中每秒相继重复的样本数。例如,如果一个数字信号每秒钟重复了1000次样本,那么...

关键字: EDA技术 数字频率计

要求使用定时/计数器1作定时用,定时1s;定时/计数器0作计数器用,被计数的外部脉冲从P3.4(T0)接入。单片机将在1s内对脉冲计数并送四位数码管显示,最大计数显示值为0FFFFH。求程序。;=============...

关键字: 51单片机 数字频率计

  1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行

关键字: vhdl语言 数字频率计

频率是指某周期现象在单位时间内所重复的次数,它与时间在数学上互为倒数。时间频率的精确测量促进了科学的发展,而科学的发展又反过来把时间频率的测量提高到新的高度。特别在最近的几十年里,频率和时间的测量精度已达到非常高的水平,...

关键字: DSP tms320f2812 数字频率计 设计教程

  随着微电子技术和计算机技术的飞速发展, 各种电子测量仪器在原理、功能、精度及自动化水平等方面都发生了巨大的变化, 特别是DSP技术诞生以后,电子测量技术更是迈进了一个全新的时代。近年来,DSP...

关键字: DSP 数字频率计

本文采用EDA设计方法,把数字频率计系统组建分解成若干个功能模块进行设计描述,选用Altera公司生产的FPGA产品FLEX10K系列的 EPF10K10LC84-4芯片,下载适配后,便可以在数码管上显示出待测频率的数值...

关键字: EDA FPGA 数字频率计

介绍一种以FPGA(Field Programmable Gate Array)为核心,基于硬件描述语言VHDL的数字频率计设计与实现。在介绍频率测量的原理和测量方法的基础上,针对所设计的频率计需简单易用的要求,采用FP...

关键字: EDA FPGA vhdl 数字频率计

注:本文只讲思路,没有具体原理图和代码,伸手党可以走开了,有基础的留下,不然看不懂。事情要追溯到2014年5月3日的夜里,我的贴吧私信收到一条消息,不过我当时没看到,一直到四号晚上才注意到:您好,我正在做关

关键字: at89c51 单片机 数字频率计

摘要:基于单片机的数字频率计的设计,目的是设计一款数字频率计,能够测量1 Hz~20 MHz的数字频率,包括三角波、正弦波及方波的测量,支持0.5 V~20 V电压。本频率计的特点是突破普通单片机频率计喜欢选用的直接测

关键字: 数字频率计 基于单片机 BSP 闸门
关闭
关闭