当前位置:首页 > 智能硬件 > 半导体
[导读]元器件交易网讯 11月20日消息,据外媒Electronicsweekly报道,世界一流的FPGA、CPLD和ASIC半导体生产商Altera公司宣布,研发出4个新的IP核设计,拓展更新了MegaCore IP 核系列,具有超高性能和超低延迟等特点,其中包

IP核设计 提供15%时序余量0' title='Altera推出4个新IP核设计 提供15%时序余量0' style="display: block; margin-left: auto; margin-right: auto;" />

元器件交易网讯 11月20日消息,据外媒Electronicsweekly报道,世界一流的FPGA、CPLD和ASIC半导体生产商Altera公司宣布,研发出4个新的IP核设计,拓展更新了MegaCore IP 核系列,具有超高性能和超低延迟等特点,其中包括100G Interlaken、100G Ethernet、 40G Ethernet 和 10G Ethernet IP。

新的IP核设计支持的系列包括Stratix V FPGA系列、第10代FPGA IP内核系列、SoC IP内核系列等。

同时,Altera公司拓展更新的4个IP内核新设计提供了15%的时序余量,产品设计能够快速实现时序收敛。此外,公司内部开发的Interlaken知识产权(IP)内核,通过了通用性测试。IP内核完全符合Interlaken协议定义1.2版,可提供高性价比无风险解决方案,并能在FPGA中迅速实现。

Altera公司元器件产品市场资深总监Luanne Schirrmeister评论说:“Interlaken协议支持高速芯片间的数据包传送,是设备生产商采用的流行解决方案,Altera致力于通过前沿FPGA为用户提供全套的Interlaken解决方案。通过提供支持数据速率高达10-Gbps的Interlaken解决方案,Altera推进了业界向100G系统的发展。”

MegaCore IP内核系列包含的新IP内核有:

100G Interlaken IP内核——利用软PCS提供低于200ns往返延迟

100G以太网IP内核——提供160ns的延迟

40G以太网IP内核——提供现有40G以太网IP核基础上尺寸小于40%以及低于60%的延迟

10G以太网IP内核——提供现有基础上尺寸小于20%和更低24%的延迟

IP内核供货信息

数据中心和网络设备开发人员可以通过最新的Quartus II软件13.1版来使用所有IP内核,Quartus II v13.1软件下载请登录Altera公司网站。

如果需要了解Altera最新IP内核的详细信息,请访问http://www.altera.com.cn/products/ip/news/ip-whats-new.html

(元器件交易网龙燕 编译)

外媒原文:

Altera has made four new IP cores available in its MegaCore library – an ultra-high performance and ultra-low latency 100G Interlaken, 100G Ethernet, 40G Ethernet and 10G Ethernet IP.

Developers of data centres and networking equipment can use the cores by downloading Altera’s Quartus II software v13.1.

All IPs included in the MegaCore IP library are validated and demonstrated in silicon.

The IP cores deliver 15 percent timing margin for faster timing closure.

The new Interlaken and Ethernet IP cores are optimised for use in Altera’s high-performance Stratix V FPGA as well as future Generation 10 FPGAs and SoCs.

Customers today via early access software are using these cores in 20 nm Arria 10 FPGAs.

The new IP cores included in the MegaCore IP library include:

100G Interlaken IP Core which leverages a soft PCS to deliver roundtrip latency under 200ns.

100G Ethernet IP Core – with latency of 160ns

. 40G Ethernet IP Core – 40 percent smaller and 60 percent lower latency than existing 40G Ethernet IP core.

10G Ethernet IP Core – 20 percent smaller and 24 percent lower latency than any existing 10G Ethernet IP core.

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: 驱动电源

在工业自动化蓬勃发展的当下,工业电机作为核心动力设备,其驱动电源的性能直接关系到整个系统的稳定性和可靠性。其中,反电动势抑制与过流保护是驱动电源设计中至关重要的两个环节,集成化方案的设计成为提升电机驱动性能的关键。

关键字: 工业电机 驱动电源

LED 驱动电源作为 LED 照明系统的 “心脏”,其稳定性直接决定了整个照明设备的使用寿命。然而,在实际应用中,LED 驱动电源易损坏的问题却十分常见,不仅增加了维护成本,还影响了用户体验。要解决这一问题,需从设计、生...

关键字: 驱动电源 照明系统 散热

根据LED驱动电源的公式,电感内电流波动大小和电感值成反比,输出纹波和输出电容值成反比。所以加大电感值和输出电容值可以减小纹波。

关键字: LED 设计 驱动电源

电动汽车(EV)作为新能源汽车的重要代表,正逐渐成为全球汽车产业的重要发展方向。电动汽车的核心技术之一是电机驱动控制系统,而绝缘栅双极型晶体管(IGBT)作为电机驱动系统中的关键元件,其性能直接影响到电动汽车的动力性能和...

关键字: 电动汽车 新能源 驱动电源

在现代城市建设中,街道及停车场照明作为基础设施的重要组成部分,其质量和效率直接关系到城市的公共安全、居民生活质量和能源利用效率。随着科技的进步,高亮度白光发光二极管(LED)因其独特的优势逐渐取代传统光源,成为大功率区域...

关键字: 发光二极管 驱动电源 LED

LED通用照明设计工程师会遇到许多挑战,如功率密度、功率因数校正(PFC)、空间受限和可靠性等。

关键字: LED 驱动电源 功率因数校正

在LED照明技术日益普及的今天,LED驱动电源的电磁干扰(EMI)问题成为了一个不可忽视的挑战。电磁干扰不仅会影响LED灯具的正常工作,还可能对周围电子设备造成不利影响,甚至引发系统故障。因此,采取有效的硬件措施来解决L...

关键字: LED照明技术 电磁干扰 驱动电源

开关电源具有效率高的特性,而且开关电源的变压器体积比串联稳压型电源的要小得多,电源电路比较整洁,整机重量也有所下降,所以,现在的LED驱动电源

关键字: LED 驱动电源 开关电源

LED驱动电源是把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: LED 隧道灯 驱动电源
关闭