当前位置:首页 > 模拟 > 模拟
[导读]21ic讯 日前,德州仪器 (TI) 宣布推出支持高级频率调制功能的业界最高性能 14GHz 分数 N分频PLLatinum® 锁相环 (PLL)。该 LMX2492 提供业界最佳噪声性能,比性能最接近的同类竞争器件低 6dB,可提升射频 (RF) 灵

21ic讯 日前,德州仪器 (TI) 宣布推出支持高级频率调制功能的业界最高性能 14GHz 分数 N分频PLLatinum® 锁相环 (PLL)。该 LMX2492 提供业界最佳噪声性能,比性能最接近的同类竞争器件低 6dB,可提升射频 (RF) 灵敏度以及雷达覆盖范围及精确度。此外,该器件还支持 200MHz 的相位频率检测器、5V 充电泵电源以及 500 MHz 至 14GHz 的宽泛工作频率。LMX2492 提供工业及汽车级(1 级)版本,适用于军事与汽车雷达、微波回程、通信以及测量测试应用。如欲了解更多详情或订购样片与评估板 (EVM),敬请访问:www.ti.com.cn/lmx2492-pr-cn。

LMX2492 归属 TI 不断增长的高性能时钟定时产品组合,可提供业界最高性能。该组合也支持最新 WEBENCH® 时钟架构,有助于缩短产品上市时间。

LMX2492 的主要特性与优势:

· 业界最佳相位噪声性能支持更高 RF 灵敏度:200 MHz 的相位检测器频率与 -227dBc/Hz 的低 PLL 相位噪声可为 RF 前端提供低噪声本地振荡器,能够提高接收器灵敏度;

· 高级频率调制提高雷达精确度:高度灵活的频率及相位调制包括频移键控 (FSK)、相移键控 (PSK) 以及可配置分段线性 FM 调制,可提高雷达检测覆盖范围、精确度以及抗扰度;

· 高集成度简化系统复杂性:集成型高灵活分数 N 引擎支持 5V 充电泵电源与低噪声、高精度以及低压降稳压器 (LDO),可帮助设计人员取消外部组件,简化系统复杂性,从而可加速产品上市进程。

工具与支持

LMX2492 可提高增强型本地振荡器,在与业界最高性能时钟抖动清除器 LMK04828 或低抖动多速率时钟发生器 LMK03806 配合使用时,可提高接收器灵敏度与发送器频谱纯度。

工程师可采用 TI WEBENCH® 时钟架构 通过LMX2492 加速设计。它是业界首款可从广泛器件数据库中推荐并仿真系统时钟树解决方案的时钟与定时设计工具。此外,它还采用 PLL 环路滤波器设计,能够仿真相位噪声与抖动,可针对特定应用进行解决方案优化。

LMX2492EVM 评估模块 (EVM) 可帮助设计人员快速便捷地评估器件功能性与多功能性。

TI E2E™ 社区的时钟与定时论坛提供更多技术支持,在这里工程师能够与同行工程师及 TI 专家互动交流,搜索解决方案、获得帮助、共享知识,并帮助解决技术难题。

供货情况与封装

采用 4 毫米 × 4 毫米、24 引脚 WQFN 封装的 LMX2492 与 LMX2492-Q1 目前都已开始供货。

TI 出席国际微波研讨会

欢迎于 6 月 1 日至 6 日在国际微波研讨会 (IMS) 期间造访 2041 号 TI 展位,观看采用信号源分析器的 LMX2492 相位噪声特性与可编程分段线性 FM 斜坡特性演示。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

本文中,小编将对锁相环予以介绍,如果你想对它的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。

关键字: 锁相环 PLL

基于CMOS工艺的高性能处理器时钟系统,集成PLL可以从内部触发,比从外部触发更快且更准确,能有效地避免一些与信号完整性相关的问题。

关键字: CMOS PLL 处理器

锁相环(PLL)是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。在使用PLL的过程中您都遇到过哪些问题呢?ADI工程师整理了PLL芯片接口方面最常见的11...

关键字: PLL 接口 芯片

锁相环(PLL)是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。在使用PLL的过程中您都遇到过哪些问题呢?咱们工程师整理了PLL芯片接口方面最常见的11个...

关键字: PLL 接口 芯片

锁相环英文名称PLL(PhaseLockedLoop),中文名称相位锁栓回路,现在简单介绍一下锁相环的工作原理。锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成,锁相环组成的原理框图如图1所...

关键字: PLL 锁相环

ADRF6820是一款高度集成的解调器和频率合成器,非常适合用于高级通信系统。 它内置一个宽带I/Q解调器、一个小数N/整数N分频锁相环(PLL)以及一个低相位噪声多核压控振荡器(VCO)。

关键字: 解调器 ADI PLL

锁相环(PLL)电路存在于各种高频应用中,从简单的时钟净化电路到用于高性能无线电通信链路的本振(LO),以及矢量网络分析仪(VNA)中的超快开关频率合成器。

关键字: PLL 基本原理 电路

你知道吗? 利用手动频段选择,锁定时间可从典型值 4.5 ms 缩短到典型值 360 μs。 本文以高度集成的解调器和频率合成器 ADRF6820 为例,告诉大家如何手动选择频段以缩短PLL锁定时间。 第一:PLL 锁定...

关键字: PLL 定时

本文以高度集成的解调器和频率合成器 ADRF6820 为例,告诉大家如何手动选择频段以缩短PLL锁定时间。

关键字: PLL 定时

日前,长沙市1.4GHz专网无线电频率使用许可证颁发仪式在湖南省工业和信息化厅举行。现场,湖南省工业和信息化厅相关负责人将湖南省首张1.4GHz专网无线电频率使用许可证颁发给了湖南湘江云计算中心

关键字: 4GHZ 移动 通信 许可证
关闭
关闭