当前位置:首页 > 模拟 > 模拟
[导读]有时候我们需要进行某一个特定量级的测量,但是噪声或偶发干扰引起的数据错误可能会影响测量。假设我们有一个参数测量电路,偶尔会记录一个错误数值,这时我们就要以某种方式对测量值进行“过滤”,滤除记录值中的错误数值。

移动平均数的原理(图4)是采集N个最新的测量值 ,然后计算这些数值的平均数。只有新数据值与上一次N个采样的实际平均数差别不是很大时,新数据才会加进缓冲电路(Sx)。

 


 

图4: 智能移动平均数电路

图 4所未的有限状态机(FSM)可以精确地管理这项任务,检查每个新校准值,并将其与此时的平均数最大值和最小值进行对比。当新数值在设定范围外时,新数据将被滤除,不加进移动平均数内。

显然这个电路是取模运算,但是保留已存储采样数量(Sx)的二次幂才是使运算逻辑最小化的最佳设置,这样可以最大限度减少加法器元件数量,节省通用除法器。新输入数据向右移两位,执行除四运算,零成本。

用于保存采样的缓冲器(Sx)的容量是M-2,这里M 代表输入数据总线位宽。该电路是由三个有进位功能的全加器组成,运算结果被有限状态机用于检查新输入数据。

前言

有时候我们需要进行某一个特定量级的测量,但是噪声或偶发干扰引起的数据错误可能会影响测量。假设我们有一个参数测量电路,偶尔会记录一个错误数值,这时我们就要以某种方式对测量值进行“过滤”,滤除记录值中的错误数值。

本文将介绍一个能够在噪声环境中减少或滤除偶发错误测量值的数字电路。

智能移动平均数

延迟线(DL)电路是一个广为人知的概念,是一个可将电信号延迟一段时间的逻辑元件。从DDR SDRAM (双倍数据率同步动态随机存取存储器)到DLL(延迟锁相环),延迟线的应用范围十分广泛。在DL延迟线模块内,为生成一个确定性移相信号,我们需要设定逻辑元件的延时,并调整延时设置,以补偿制程、电压和温度(PVT)对测量值的影响。

 


 

图1: 延迟线示例

图 1给出一个预定数量的延迟单元构成的延迟线电路和通过配置字实现的反馈通道(Dfb)的示例,通过延迟配置字,可以在Din引脚输入信号和Dout引脚输出信号之间设定所需 延时。每个延迟单元在Din和Dl两个引脚之间生成固定的通道延时。

我们可以通过多种方式计算符合理想延迟要求的配置字,计算已知时钟延长一个周期所需延迟单元的数量就是其中一种方法。确定一个延迟单元的延时不难。图2所示是这种计算方法的原理;ClkIN 是已知时钟信号,输出是延长一个周期的ClkIN信号。这个模块的输出(延迟单元的数量)用于确定延迟线的配置,如图1所示。

 


 

图2: 延迟配置字计算示例

如果噪声或干扰在ClkIN上引起尖峰,测量精确度将会受到错误数据的影响。众所 周知,错误的设置可能导致延迟线电路暂时性功能紊乱。假设在一段时间内,参考周期比标称值小很多或大很多,输入延长线的新计算值将会与以前的数值有很大差异。图1所示的DL将会生成一个错误信号,被随机抖动信号吸收。

图3中的示例描述了当参考时钟ClkIN有一个大的峰对峰抖动脉冲时所发生的情况,这时延迟单元数量的计算值不同于标称值。

 


 

图3: ClkIN上的尖峰信号和错误延迟计算示例

对于这种问题,我们可以使用一个数字错误补偿电路,通过智能方式计算这些数据的移动平均数。查看图3示例中延迟计算值,错误数据(delay=15和delay=12)可以忽略丢弃,因为这些计算值远远小于平均数,同时可以使用新的采样的平均数delay=30更新上一个平均数。

有限状态机就是为该电路带来一些智能的逻辑电路。图5所示是有限状态机的流程图。

 


 

图5: 智能移动平均数FSM

在启动时,因为比较点没有平均值可用,所以第一个数据保存在Sx缓冲器内,代表初始瞬态值。当缓冲器写满数据时,开始计算平均值。当时钟频率高时,数据通道可能受到应力,为避免这个问题,可以加进一个小的计数器延迟。图 5所示的AVERAGE代表稳态。这里有限状态机在等待一个新的数据点,该数据点将与下一个状态上的平均值CHECK DATA对比。从硬件角度看,比较任务量不大,而且对滤除错误采样很有效。数据比较过程与我们要测量的数据有关。当数据受到PVT影响时,例如,本文讨论的延迟线,因为主要是温度变化影响数据,所以数值变化比较小。在这种情况下,我们预计新输入数据与前一个平均数和最新四个数据的平均值差别不大。对于这种特殊情况,可以采用下面方式完成数据比较过程:

·只比较最高有效位

·如果这部分与平均值相差不太大,新数据将被保存,同时平均值也会相应地更新

·如果这部分与平均值相差太大,新数据将被丢弃,平均值保持不变。

图6给出一个比较表的示例。新输入数据的可能取值范围分成四部分,只有最高有效位用于数据比较,某些情况还需要检查第三位。当新数据的最高有效位是“00”时,前四个采样平均值的最高有效位在“00”和“01”之间是可以接受的。否则,新输入数据将被丢弃。同样,当输入数据是“01”、“10、”、“11”时,新输入数据将被丢弃。

 


 

图6: 数据比较方法

结论

本文讨论一个能够滤除逻辑电路输入数据受到各种干扰的数字电路,例如,滤除本文讨论的延迟线输入信号受到的干扰。这个智能移动平均数电路有助于降低干扰影响,不只是计算平均值,还能滤除可能严重影响移动平均数的错误采样,错误采样滤除规则取决于输入数据的预计变化速率。在本文中我们看到,如果影响数据的因素是温度,我们预计采样变化率很小,在这种情况下,比较逻辑简单,元件数量少。

计数平均数所需的元件数量还取决于错误数据的发生率;如果只是偶发错误,平均数逻辑单元数量就会少些(例如,图4);如果偶发错误发生率高,则必须提高缓冲器容量,使用8个或16个元件。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

2024年3月22日,中国 - 服务多重电子应用领域、全球排名前列的半导体公司意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM),公布了拟在2024年5月22日荷兰阿姆斯特丹举行的公...

关键字: 半导体 意法半导体

半加器+半加法和全加法是算术运算电路中的基本单元,它们是完成1位二进制相加的一种组合逻辑电路。

关键字: 半加器 全加器 逻辑电路

38译码器是一种数字逻辑电路,它能够将三个二进制输入位(A0、A1和A2)编码为八位二进制输出(Y0至Y7)。

关键字: 38译码器 逻辑电路 显示控制

业内消息,近日半导体巨头意法半导体(ST)官宣将进行重组,该公司将从三个产品部门(ADG、MDG和AMS)过渡到两个产品部门(APMS和MDRF),且ST前汽车和分立产品集团总裁Marco·Monti也将离开公司。

关键字: 意法半导体 ST

步进电机驱动器根据外来的控制脉冲和方向信号, 通过其内部的逻辑电路, 控制步进电机的绕组以一定的时序正向或反向通电, 使得电机正向/反向旋转, 或者锁定。

关键字: 步进电机 逻辑电路 变向励磁

2023年10月11日,中国 – 服务多重电子应用领域、全球排名前列的半导体公司意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)将在2023年10月26日欧洲证券交易所开盘前公布2...

关键字: 2023年第三季度财报 意法半导体

2023年9月20日,中国 —— 意法半导体(纽约证券交易所代码::STM)监事会主席Nicolas Dufourcq和副主席Maurizio Tamagnini提议意法半导体总裁兼首席执行官Jean-Marc Cher...

关键字: 意法半导体

2023年7月28日,中国 --- 服务多重电子应用领域、全球排名前列的半导体公司意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)公布了按照美国通用会计准则(U.S. GAAP)编...

关键字: 半导体 意法半导体

在2023年慕尼黑上海电子展上,意法半导体带来的ST60非接触式连接器,凭借高数据速率、低功耗、短距离点对点60GHz射频传输等特点,不仅在展会期间备受大家关注,更被其视作近两年的重点产品。

关键字: 意法半导体 消费电子

2023年7月11日,中国 – 服务多重电子应用领域、全球排名前列的半导体公司意法半导体(STMicroelectronics,简称ST;纽约证券交易所代码:STM)将在2023年7月27日欧洲证券交易所开盘前公布202...

关键字: 意法半导体
关闭
关闭