当前位置:首页 > 芯闻号 > Astera Labs
[导读]Astera Labs与主要的云服务供应商、服务器及存储设备厂商合作,提供可用于云规模部署且功能完整强大的PCIe® 4.0和5.0 Smart Retimer解决方案。

中国,北京-2020819-智能系统连接解决方案的先驱Astera Labs今日宣布其专为PCI Express® (PCIe®) 4.0架构设计的Aries Smart Retimer (PT4161L) 已投入量产,而专为PCIe 5.0架构设计的Aries Smart Retimer (PT5161L) 正积极与战略合作伙伴及客户进行样片验证。

Astera Labs首席执行官Jitendra Mohan表示:“PT4161L x16 PCIe 4.0 Smart Retimer进入量产,再加上管脚兼容的PT5161L x16 PCIe 5.0 Smart Retimer正积极进行样片验证,对业界而言是一个重要的里程碑,为广泛部署PCIe解决方案扫除了障碍。除了产品之外,我们还推出Cloud-Scale Interop Lab服务,为客户提供必要的测试基础架构,以确保其PCIe 4.0和PCIe 5.0的系统设计在互操作性及可靠性无缝衔接。”

Aries Smart Retimer是业界第一个管脚兼容的PCIe 4.0和5.0 Retimer升级解决方案,已在多个云和服务器OEM间成功部署,并与顶尖的CPU、GPU和终端设备厂商进行互操作性测试。有关产品和采购的详细信息,请参阅 Astera Labs官方网站。

合作伙伴的话

云达科技 (Quanta Cloud Technology, QCT) 总经理杨麒令表示:“QCT了解到更高带宽、更低延迟的PCIe 5.0和PCIe 4.0互连,对于需要执行特定工作负载 (如人工智能和机器学习) 的云优化解决方案至关重要。QCT正引领解决新一代数据中心设计和运营挑战的方法,我们很高兴与Astera Labs合作开发专用的PCIe Smart Retimer解决方案。”

TSMC北美业务管理部资深副总裁Bradford Paulsen表示:“我们很高兴与Astera Labs合作,使用我们领先业界的制造技术将Aries Smart Retimer推向市场。我们期待快速满足广大客户对其云优化连接解决方案的需求。”

Intel技术与生态系统部门总监Michael Hall表示:“PCIe 5.0技术对新一代设备互连与加速异构运算架构至关重要。例如Astera Labs推出Aries Smart Retimer这样可与Intel平台无缝相互操作的企业级PCIe 4.0和5.0 Retimer解决方案,有助于在整个生态系统中实现高性能标准的PCIe 5.0互连。”

PCI-SIG董事长兼总裁Al Yanes表示:“作为PCI-SIG®成员,Astera Labs以其PCIe Retimer技术的专业知识,为我们技术规范的发展做出了贡献。很高兴看到Aries Smart Retimer可以广泛提供系统开发人员使用,这将促成PCIe 4.0技术和PCIe 5.0技术生态系统的快速扩展。”

Astera Labs与生态系统合作伙伴发表全新Cloud-Scale Interop Lab服务

Astera Labs与生态合作伙伴持续合作并推出Cloud-Scale Interop Lab服务,因此客户可安心设计、缩短开发时间,并信赖Aries Smart Retimer的集成将是无缝且快捷。

Cloud-Scale Interop Lab资源:

● 影片:Cloud-Scale Interop Lab – How We Test

● 影片:Interop Bulletin #1: Interop Testing for Popular Endpoints

● 影片:Interop Bulletin #2: Interop Testing for Enterprise NVMe SSD Deployments

● Aries Smart Retimers Interop Report下载

合作伙伴的话

Samsung Electronics NAND内存规划部门副总裁Hangu Sohn表示:“Samsung正通过其PCIe 4.0 PM1733和PM1735 SSD解决方案来推升存储性能极限,这些解决方案提供顶尖的内存功能,以解决当今企业的数据需求。Astera Labs的Cloud-Scale Interop Lab可协助确保与最新PCIe 4.0系统的无缝互操作性,并确认形成的连接可因应企业运作的严苛要求。”

Western Digital研究部门副总裁Richard New表示:“PCIe 4.0技术可协助消除新一代数据中心应用与使用案例的存储性能瓶颈,同时我们很高兴参与Astera Labs的Cloud-Scale Interop Lab计划,为PCIe 4.0系统设计人员提供Aries Smart Retimer支持。”

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: 驱动电源

在工业自动化蓬勃发展的当下,工业电机作为核心动力设备,其驱动电源的性能直接关系到整个系统的稳定性和可靠性。其中,反电动势抑制与过流保护是驱动电源设计中至关重要的两个环节,集成化方案的设计成为提升电机驱动性能的关键。

关键字: 工业电机 驱动电源

LED 驱动电源作为 LED 照明系统的 “心脏”,其稳定性直接决定了整个照明设备的使用寿命。然而,在实际应用中,LED 驱动电源易损坏的问题却十分常见,不仅增加了维护成本,还影响了用户体验。要解决这一问题,需从设计、生...

关键字: 驱动电源 照明系统 散热

根据LED驱动电源的公式,电感内电流波动大小和电感值成反比,输出纹波和输出电容值成反比。所以加大电感值和输出电容值可以减小纹波。

关键字: LED 设计 驱动电源

电动汽车(EV)作为新能源汽车的重要代表,正逐渐成为全球汽车产业的重要发展方向。电动汽车的核心技术之一是电机驱动控制系统,而绝缘栅双极型晶体管(IGBT)作为电机驱动系统中的关键元件,其性能直接影响到电动汽车的动力性能和...

关键字: 电动汽车 新能源 驱动电源

在现代城市建设中,街道及停车场照明作为基础设施的重要组成部分,其质量和效率直接关系到城市的公共安全、居民生活质量和能源利用效率。随着科技的进步,高亮度白光发光二极管(LED)因其独特的优势逐渐取代传统光源,成为大功率区域...

关键字: 发光二极管 驱动电源 LED

LED通用照明设计工程师会遇到许多挑战,如功率密度、功率因数校正(PFC)、空间受限和可靠性等。

关键字: LED 驱动电源 功率因数校正

在LED照明技术日益普及的今天,LED驱动电源的电磁干扰(EMI)问题成为了一个不可忽视的挑战。电磁干扰不仅会影响LED灯具的正常工作,还可能对周围电子设备造成不利影响,甚至引发系统故障。因此,采取有效的硬件措施来解决L...

关键字: LED照明技术 电磁干扰 驱动电源

开关电源具有效率高的特性,而且开关电源的变压器体积比串联稳压型电源的要小得多,电源电路比较整洁,整机重量也有所下降,所以,现在的LED驱动电源

关键字: LED 驱动电源 开关电源

LED驱动电源是把电源供应转换为特定的电压电流以驱动LED发光的电压转换器,通常情况下:LED驱动电源的输入包括高压工频交流(即市电)、低压直流、高压直流、低压高频交流(如电子变压器的输出)等。

关键字: LED 隧道灯 驱动电源
关闭