当前位置:首页 > 公众号精选 > 21ic电子网
[导读] 静电击穿有两种方式: 一是电压型,即栅极的薄氧化层发生击穿,形成针孔,使栅极

其实MOS管一个ESD敏感器件,它本身的输入电阻很高,而栅-源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电,又因在静电较强的场合难于泄放电荷,容易引起静电击穿。

静电击穿有两种方式:
一是电压型,即栅极的薄氧化层发生击穿,形成针孔,使栅极和源极间短路,或者使栅极和漏极间短路;
二是功率型,即金属化薄膜铝条被熔断,造成栅极开路或者是源极开路。
现在的mos管没有那么容易被击穿,尤其是是大功率的vmos,主要是不少都有二极管保护。vmos栅极电容大,感应不出高压。若是碰上3DO型的mos管冬天不带防静电环试试,基本上摸一个挂一个。
与干燥的北方不同,南方潮湿不易产生静电。还有就是现在大多数CMOS器件内部已经增加了IO口保护。但用手直接接触CMOS器件管脚不是好习惯。至少使管脚可焊性变差。
静电放电形成的是短时大电流,放电脉冲的时间常数远小于器件散热的时间常数。因此,当静电放电电流通过面积很小的pn结或肖特基结时,将产生很大的瞬间功率密度,形成局部过热,有可能使局部结温达到甚至超过材料的本征温度(如硅的熔点1415℃),使结区局部或多处熔化导致pn结短路,器件彻底失效。这种失效的发生与否,主要取决于器件内部区域的功率密度,功率密度越小,说明器件越不易受到损伤。
反偏pn结比正偏pn结更容易发生热致失效,在反偏条件下使结损坏所需要的能量只有正偏条件下的十分之一左右。这是因为反偏时,大部分功率消耗在结区中心,而正偏时,则多消耗在结区外的体电阻上。对于双极器件,通常发射结的面积比其它结的面积都小,而且结面也比其它结更靠近表面,所以常常观察到的是发射结的退化。此外,击穿电压高于100V或漏电流小于1nA的pn结(如JFET的栅结),比类似尺寸的常规pn结对静电放电更加敏感。
所有的东西是相对的,不是绝对的,MOS管只是相对其它的器件要敏感些,ESD有一个很大的特点就是随机性,并不是没有碰到MOS管都能够把它击穿。另外,就算是产生ESD,也不一定会把管子击穿。

静电的基本物理特征为:

(1)有吸引或排斥的力量;

(2)有电场存在,与大地有电位差;

(3)会产生放电电流。

这三种情形即ESD一般会对电子元件造成以下三种情形的影响:

(1)元件吸附灰尘,改变线路间的阻抗,影响元件的功能和寿命;

(2)因电场或电流破坏元件绝缘层和导体,使元件不能工作(完全破坏);

(3)因瞬间的电场软击穿或电流产生过热,使元件受伤,虽然仍能工作,但是寿命受损。所以ESD对MOS管的损坏可能是一,三两种情况,并不一定每次都是第二种情况。上述这三种情况中,如果元件完全破坏,必能在生产及品质测试中被察觉而排除,影响较少。如果元件轻微受损,在正常测试中不易被发现,在这种情形下,常会因经过多次加工,甚至已在使用时,才被发现破坏,不但检查不易,而且损失亦难以预测。静电对电子元件产生的危害不亚于严重火灾和爆炸事故的损失。
电子元件及产品在什么情况下会遭受静电破坏?可以这么说:电子产品从生产到使用的全过程都遭受静电破坏的威胁。从器件制造到插件装焊、整机装联、包装运输直至产品应用,都在静电的威胁之下。在整个电子产品生产过程中,每一个阶段中的每一个小步骤,静电敏感元件都可能遭受静电的影响或受到破坏,而实际上最主要而又容易疏忽的一点却是在元件的传送与运输的过程。在这个过程中,运输因移动容易暴露在外界电场(如经过高压设备附近、工人移动频繁、车辆迅速移动等)产生静电而受到破坏,所以传送与运输过程需要特别注意,以减少损失,避免无所谓的纠纷。防护的话加齐纳稳压管保护。
现在的mos管没有那么容易被击穿,尤其是是大功率的vmos,主要是不少都有二极管保护。vmos栅极电容大,感应不出高压。与干燥的北方不同,南方潮湿不易产生静电。还有就是现在大多数CMOS器件内部已经增加了IO口保护。但用手直接接触CMOS器件管脚不是好习惯。至少使管脚可焊性变差。

MOS管被击穿的原因及解决方案
第一、MOS管本身的输入电阻很高,而栅源极间电容又非常小,所以极易受外界电磁场或静电的感应而带电,而少量电荷就可在极间电容上形成相当高的电压 (U=Q/C),将管子损坏。虽然MOS输入端有抗静电的保护措施,但仍需小心对待,在存储和运输中最好用金属容器或者导电材料包装,不要放在易产生静电高压的化工材料或化纤织物中。组装、调试时,工具、仪表、工作台等均应良好接地。要防止操作人员的静电干扰造成的损坏,如不宜穿尼龙、化纤衣服,手或工具在接触集成块前最好先接一下地。对器件引线矫直弯曲或人工焊接时,使用的设备必须良好接地。
第二、MOS电路输入端的保护二极管,其通时电流容限一般为1mA,在可能出现过大瞬态输入电流(超过10mA)时,应串接输入保护电阻。因此应用时可选择一个内部有保护电阻的MOS管应。还有 由于保护电路吸收的瞬间能量有限,太大的瞬间信号和过高的静电电压将使保护电路失去作用。所以焊接时电烙铁必须可靠接地,以防漏电击穿器件输入端,一般使用时,可断电后利用电烙铁的余热进行焊接,并先焊其接地管脚。
MOS是电压驱动元件,对电压很敏感,悬空的G很容易接受外部干扰使MOS导通,外部干扰信号对G-S结电容充电,这个微小的电荷可以储存很长时间。在试验中G悬空很危险,很多就因为这样爆管,G接个下拉电阻对地,旁路干扰信号就不会直通了,一般可以10~20K。这个电阻称为栅极电阻,作用1:为场效应管提供偏置电压;作用2:起到泻放电阻的作用(保护栅极G~源极S)。第一个作用好理解,这里解释一下第二个作用的原理:保护栅极G~源极S:场效应管的G-S极间的电阻值是很大的,这样只要有少量的静电就能使他的G-S极间的等效电容两端产生很高的电压,如果不及时把这些少量的静电泻放掉,他两端的高压就有可能使场效应管产生误动作,甚至有可能击穿其G-S极;这时栅极与源极之间加的电阻就能把上述的静电泻放掉,从而起到了保护场效应管的作用。

 


免责声明:本文内容由21ic获得授权后发布,版权归原作者所有,本平台仅提供信息存储服务。文章仅代表作者个人观点,不代表本平台立场,如有问题,请联系我们,谢谢!

21ic电子网

扫描二维码,关注更多精彩内容

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

在这篇文章中,小编将为大家带来MOS管的相关报道。如果你对本文即将要讲解的内容存在一定兴趣,不妨继续往下阅读哦。

关键字: MOS MOS管

节省空间型器件所需PCB空间比PowerPAIR 1212封装分立器件减少50%,有助于减少元器件数量并简化设计。

关键字: MOS管

MOS管将是下述内容的主要介绍对象,通过这篇文章,小编希望大家可以对MOS管的相关情况以及信息有所认识和了解,详细内容如下。

关键字: MOS管 逆变器 三极管

静电放电(ESD)是一种瞬态电流现象,通常由物体之间的摩擦或接触产生。在电子设备中,ESD可能导致电路故障或性能下降,因此需要采取适当的保护措施。本文将介绍ESD保护的策略和技巧,帮助您确保电子设备的可靠性和稳定性。

关键字: ESD 静电放电

在电路设计中,静电干扰是一种常见且影响较大的问题。静电干扰来源于电路系统中的静电成分,包括电源线、地线等,这些成分在一定条件下会引发静电放电(ESD)现象,从而对电路造成损害。本文将详细介绍电路设计中静电干扰的来源、影响...

关键字: 电路设计 静电干扰 ESD

静电放电(ESD)是一种自然现象,它产生的电磁场会影响电子设备的正常运行。在电子产品的设计和生产过程中,ESD保护电路的设计至关重要。本文将详细介绍ESD保护器件的选型及设计要求,包括电路结构、元器件选择、布局布线、测试...

关键字: 静电放电 ESD

静电放电(ESD)是一种自然现象,其产生的电磁场会影响电子设备的正常运行。因此,在电子产品的设计和生产过程中,ESD保护电路的设计至关重要。本文将详细介绍ESD保护设计的要求及考虑因素,包括电路结构、元器件选择、布局布线...

关键字: 静电放电 ESD

静电放电(ESD)是一种自然现象,其产生的电磁场会影响电子设备的正常运行。在电子产品的设计和生产过程中,ESD保护电路的设计至关重要,它能够有效地保护电路免受ESD和其他瞬态电压的损害。本文将详细介绍ESD保护电路的设计...

关键字: 静电放电 ESD

人体静电是一种常见的物理现象,是指人体表面聚集的静电电荷。人体静电产生的原因主要有两种:一种是人体活动时与衣物、地毯、沙发等物体摩擦产生静电,另一种是人体与空气、其他物体之间的摩擦产生静电。

关键字: 静电 人体静电

静电是一种物理现象,是指静止的电荷在电场力的作用下发生移动的现象。静电是由于两种不同的物体之间发生摩擦或接触时,一种物体失去电子,而另一种物体获得电子而产生的。这些电子的移动形成了静电电位差,也就是我们通常所说的电压。

关键字: 静电 电荷
关闭
关闭