当前位置:首页 > 厂商动态 > Cadence
[导读]Integrity 3D-IC平台将设计规划、物理实现和系统分析统一集成于单个管理界面中 工程师可以利用该平台集成的热、功耗和静态时序分析功能,实现由系统来驱动的 PPA目标 Cadence第三代3D-IC解决方案,支持超大规模计算、消费电子、5G通信、移动和汽车等广泛的应用场景

中国上海,2021年10月8日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)今日正式交付全新Cadence Integrity 3D-IC平台,这是业界首款完整的高容量3D-IC平台,将设计规划、物理实现和系统分析统一集成于单个管理界面中。Integrity 3D-IC平台支持了Cadence第三代3D-IC解决方案,客户可以利用平台集成的热、功耗和静态时序分析功能,优化受系统驱动的小芯片(Chilet)的功耗、性能和面积目标(PPA)。

面向超大规模计算、消费电子、5G通信、移动和汽车应用,相较于传统单一脱节的Die-by-Die设计实现方法,芯片设计工程师可以利用Integrity 3D-IC平台获得更高的生产效率。该平台提供独一无二的系统规划功能,集成电热和静态时序分析(STA),以及物理验证流程,助力实现速度更快、质量更高的3D设计收敛。同时,3D exploration流程可以通过用户输入信息将2D设计网表直接生成多个3D堆叠场景,自动选择最优化的3D堆叠配置。值得一提的是,该平台数据库支持所有的3D设计类型,帮助工程师在多个工艺节点上同步创建设计规划,并能够与使用CadenceAllegro®封装技术的封装工程师团队和外包半导体组装和测试(OSAT)供应商无缝协作。

Integrity 3D-IC平台的客户可以从多项特性和功能中获益:

统一的管理界面和数据库:SoC和封装设计团队可以对完整系统进行完全同步的协同优化,更高效地将系统级反馈集成采纳。

完整的规划平台:集成了完整的3D-IC堆叠规划系统,支持所有3D设计类型,帮助客户管理并实现原生3D堆叠

无缝的设计实现和工具集成:与 Cadence InnovusImplementation System设计实现系统通过脚本直接集成,简单易用,通过3D裸片分区、优化和时序流程实现高容量数字设计。

集成的系统级分析能力:通过早期电热及跨芯片 STA,创建稳健的3D-IC设计,利用早期系统级反馈优化全系统 PPA。

与Virtuoso设计环境和Allegro封装协同设计:通过层次化的数据库设计,工程师可以将设计数据从 Cadence模拟及封装环境无缝迁移至系统的不同环节,快速实现设计收敛,提高生产效率。

用户界面简单易用:配有流程管理工具的强大的用户管理界面,为设计师提供统一的交互方式,执行相关的系统级3D系统分析流程。

“凭借领先的数字、模拟和封装设计实现产品,Cadence一直都在为客户提供强大的3D-IC封装解决方案。”Cadence公司资深副总裁兼数字与签核事业部总经理滕晋庆 Chin-Chi Teng博士表示,“随着先进封装技术的进步,得益于在3D-IC领域的成功经验,我们看到客户的强烈需求,需要开发一款将设计实现技术与系统级规划和分析更加紧密集成的平台。随着行业持续推进开发更大差异化的3D堆叠裸片配置,全新Integrity 3D-IC平台将帮助客户实现系统驱动的PPA目标,降低设计复杂度,加速产品上市。”

Intgrity 3D-IC平台是 Cadence广泛 3D-IC解决方案的组成部分,在数字技术之上同时集成了系统、验证及IP功能。广泛的解决方案支持软硬件协同验证,通过由 Palladium Z2 和 Protium X2 平台组成的Dynamic Duo系统动力双剑实现全系统功耗分析。平台同时支持基于小芯片的 PHYIP 互联,实现面向延迟、带宽和功耗的PPA优化目标。Intgrity 3D-IC平台支持与Virtuoso设计环境和 Allegro技术的协同设计,通过与Quantus Extraction Solution提取解决方案和Tempus™ Timing Signoff Solution时序签核解决方案提供集成化的IC签核提取和STA,同时还集成了Sigrity技术产品,Clarity 3D Transient Solver,及Celsius Thermal Solver热求解器,从而提供集成化的信号完整性/功耗完整性分析(SI/PI),电磁干扰(EMI),和热分析功能。全新 Integrity 3D-IC 平台和更广泛的 3D-IC 解决方案组合,建立在Cadence SoC 卓越设计和系统级创新的坚实基础之上,支持公司的智能系统设计(Intelligent System Design ™)战略。 

客户评价

“随着3D-IC设计的持续发展,对设计规划和3D堆叠裸片系统高效分区的自动化需求也越来越强烈。作为世界领先的纳米电子技术及数字技术研究与创新中心,得益于和Cadence的长期合作,我们成功找到了设计分区的自动化方法,以创建最优的3D堆叠,通过增加可用存储器带宽进一步提升先进工艺节点设计的性能,并降低功耗。根据我们研究团队在多核高性能设计结果,CadenceIntegrity 3D-IC平台将存储器集成在逻辑流程,实现了跨芯片(cross-die)设计规划、设计实现和多Die的STA。”

-imec(比利时微电子研究中心)3D系统集成项目,高级Fellow兼项目总监,EricBeyne

“为了使用光学计算技术推动AI的演进加速,我们一直在应用所有芯片设计行业的最新的、最具创造力的技术趋势——多芯片堆叠是其中的一项关键创新。针对构建异构多芯片堆叠设计,拥有一个完全集成的设计规划和实现系统非常重要,该系统可以在单一工具环境内支持多个工艺节点技术。Cadence Integrity 3D-IC 平台提供了集成了设计实现和早期系统级分析功能的统一数据库方案,包括时序签核和电热分析。它帮助我们使用光学计算技术加速AI设计,实现下一代创新。”

– Lightelligence Inc. 创始人兼首席执行官,沈亦晨博士

“构建具有多个小芯片Chiplet的 2.5D/3D-IC 设计要求越来越高,比如与硅中介层技术连接的逻辑芯片和高带宽存储器等。为了满足我们的性能标准,需要在考虑到位置、屏蔽和系统完整性要求的同时,进行自动化的中阶层布线,并按照构建逐步修正(correct-by-construction)。 Cadence Integrity 3D-IC 平台将优化的中阶层设计实现和系统分析完美集成,提供快速、完整的系统分析,使我们能够提供满足超大规模计算和 5G 通信应用的内存带宽需求的设计。”

- SaneChips 封装与测试部研发负责人孙拓北

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

采用小型封装,安装面积比以往产品少72%,有助于消费电子和工业设备电源单元的小型化

关键字: DC-DC转换器 消费电子 电源

近日,行业领先的VCSEL光学解决方案提供商瑞识科技获得近亿元B+轮融资。本轮投资方为广汽资本、江淮汽车旗下产业资本和合肥产投,融资将继续用于加速技术产品研发及量产落地。

关键字: 智能汽车 消费电子 半导体

高集成度芯片支持多种无线技术和最新安全标准,充分满足市场对智能工业、医疗设备和消费电子的要求

关键字: 微控制器 消费电子 无线技术

全球领先的综合电子元器件制造商村田中国,将参加于2024年3月14-17日在上海新国际博览中心举办的中国家电及消费电子博览会(AWE)。

关键字: 家电 消费电子

静态电流仅160nA,有助于消费电子和工业设备应用更加省电

关键字: 运算放大器 静态电流 消费电子

2024年3月14日至17日,尼得科全球电器(Nidec Global Appliance)将参展在上海举办的全球最大的家电及消费电子产品展会之一——“AWE2024(2024年中国家电及消费电子博览会)”,展出一系列精...

关键字: 消费电子 制冷压缩机

2024年2月22日 – 提供超丰富半导体和电子元器件™的业界知名新品引入 (NPI) 代理商贸泽电子 (Mouser Electronics) 即日起供货Espressif Systems的ESP32-H2-MINI-...

关键字: 智能家居 工业自动化 消费电子

【2024年2月2日,德国慕尼黑和美国加利福尼亚州旧金山讯】电子垃圾和很容易被淘汰的笔记本电脑一体机等问题逐渐引起了许多消费者的关注和担忧,这些消费者希望有更加绿色环保的科技产品供其选择。为此,Framework Com...

关键字: 笔记本电脑 USB-C 消费电子

2024年1月9日,美国拉斯维加斯,领先的智能戒指品牌RingConn于全球最大科技盛会CES 2024上亮相,展示旗下专业的智能戒指产品及前沿的健康技术,并公布其在产品研发和医疗算法方面的规划。

关键字: 智能穿戴 消费电子
关闭
关闭